aboutsummaryrefslogtreecommitdiff
path: root/pt_BR.ISO8859-1/articles/serial-uart/article.xml
diff options
context:
space:
mode:
Diffstat (limited to 'pt_BR.ISO8859-1/articles/serial-uart/article.xml')
-rw-r--r--pt_BR.ISO8859-1/articles/serial-uart/article.xml1582
1 files changed, 1582 insertions, 0 deletions
diff --git a/pt_BR.ISO8859-1/articles/serial-uart/article.xml b/pt_BR.ISO8859-1/articles/serial-uart/article.xml
new file mode 100644
index 0000000000..a7973c1187
--- /dev/null
+++ b/pt_BR.ISO8859-1/articles/serial-uart/article.xml
@@ -0,0 +1,1582 @@
+<?xml version="1.0" encoding="utf-8"?>
+<!DOCTYPE article PUBLIC "-//FreeBSD//DTD DocBook XML V5.0-Based Extension//EN" "http://www.FreeBSD.org/XML/share/xml/freebsd50.dtd">
+<article xmlns="http://docbook.org/ns/docbook" xmlns:xlink="http://www.w3.org/1999/xlink" xmlns:its="http://www.w3.org/2005/11/its" version="5.0" xml:lang="pt_BR">
+ <info><title>Tutorial sobre Comunicações Seriais e UART</title>
+
+
+ <authorgroup>
+ <author><personname><firstname>Frank</firstname><surname>Durda</surname></personname><affiliation> <address><email>uhclem@FreeBSD.org</email></address> </affiliation></author>
+ </authorgroup>
+
+ <legalnotice xml:id="trademarks" role="trademarks">
+ <para>FreeBSD is a registered trademark of the FreeBSD Foundation.</para>
+ <para>Microsoft, IntelliMouse, MS-DOS, Outlook, Windows, Windows Media and Windows NT are either registered trademarks or trademarks of Microsoft Corporation in the United States and/or other countries.</para>
+ <para>Many of the designations used by manufacturers and sellers to distinguish their products are claimed as trademarks. Where those designations appear in this document, and the FreeBSD Project was aware of the trademark claim, the designations have been followed by the <quote>™</quote> or the <quote>®</quote> symbol.</para>
+ </legalnotice>
+
+ <pubdate>$FreeBSD$</pubdate>
+
+ <releaseinfo>$FreeBSD$</releaseinfo>
+
+ <abstract>
+ <para>Este artigo fala sobre o uso de hardware serial com o FreeBSD.</para>
+ </abstract>
+ </info>
+
+ <sect1 xml:id="uart">
+ <title>A UART: O que é e como funciona</title>
+
+ <para><emphasis> Copyright © 1996 Frank Durda IV <email> uhclem@FreeBSD.org </email>, Todos os direitos reservados. 13 de Janeiro de 1996. </emphasis></para>
+
+ <para>O controlador UART (Universal Asynchronous Receiver / Transmitter) é o componente chave do subsistema de comunicação serial de um computador. O UART pega bytes de dados e transmite os bits individuais de forma seqüencial. No destino, um segundo UART reúne os bits em bytes completos.</para>
+
+ <para>A transmissão serial é comumente usada com modems e para comunicação entre computadores, terminais e outros dispositivos sem rede.</para>
+
+ <para>Existem duas formas primárias de transmissão serial: Síncrona e Assíncrona. Dependendo dos modos suportados pelo hardware, o nome do subsistema de comunicação geralmente incluirá um <literal>A</literal> se ele suportar comunicações assíncronas, e um <literal>S</literal> se ele suportar Comunicações síncronas. Ambas as formas são descritas abaixo.</para>
+
+ <para>Algumas siglas comuns são:</para>
+
+ <blockquote>
+ <para>UART Universal Asynchronous Receiver/Transmitter</para>
+ </blockquote>
+
+ <blockquote>
+ <para>USART Universal Synchronous-Asynchronous Receiver/Transmitter</para>
+ </blockquote>
+
+ <sect2>
+ <title>Transmissão Serial Síncrona</title>
+
+ <para>A transmissão serial síncrona requer que o emissor e o receptor compartilhem um clock entre si, ou que o remetente forneça um sinal estroboscópico ou outro sinal de tempo para que o receptor saiba quando deve <quote>ler</quote> o próximo bit dos dados. Na maioria das formas de comunicação serial síncrona, se não houver dados disponíveis em um dado instante para transmitir, um caractere de preenchimento deve ser enviado para que os dados sejam sempre transmitidos. A comunicação síncrona é geralmente mais eficiente, pois somente os bits de dados são transmitidos entre o emissor e o receptor, e a comunicação síncrona pode ser mais cara se fios e circuitos extras forem necessários para compartilhar um sinal de relógio entre o emissor e o receptor.</para>
+
+ <para>Uma forma de transmissão síncrona é usada com impressoras e dispositivos de disco fixo em que os dados são enviados em um conjunto de fios enquanto um clock ou strobe é enviado em um fio diferente. Impressoras e dispositivos de disco fixo normalmente não são dispositivos seriais porque a maioria dos padrões de interface de disco fixo envia uma palavra inteira de dados para cada sinal de clock ou de strobe usando um fio separado para cada bit da palavra. Na indústria de PCs, esses são conhecidos como dispositivos paralelos.</para>
+
+ <para>O hardware de comunicação serial padrão no PC não suporta operações síncronas. Este modo é descrito aqui apenas para fins de comparação.</para>
+ </sect2>
+
+ <sect2>
+ <title>Transmissão Serial Assíncrona</title>
+
+ <para>A transmissão assíncrona permite que os dados sejam transmitidos sem que o emissor tenha que enviar um sinal de relógio ao receptor. Em vez disso, o remetente e o receptor devem concordar com os parâmetros de tempo de antecedência e bits especiais são adicionados a cada palavra, os quais são usados para sincronizar as unidades de envio e recebimento.</para>
+
+ <para>Quando uma palavra é dada ao UART para uma transmissão assíncrona, um bit chamado "Start Bit" é adicionado ao início de cada palavra que deve ser transmitida. O Start Bit é usado para alertar o receptor de que uma palavra de dados está prestes a ser enviada e para forçar o clock do receptor a sincronizar-se com o clock do transmissor. Estes dois clocks devem ser precisos o suficiente para não ter um desvio de frequência em mais de 10% durante a transmissão dos bits restantes na palavra. (Esse requisito foi definido nos dias das teleimpressoras mecânicas e é facilmente atendido pelos equipamentos eletrônicos modernos.)</para>
+
+ <para>Após o Start Bit, os bits individuais da palavra de dados são enviados, com o Bit Menos Significativo (LSB) sendo enviado primeiro. Cada bit na transmissão é transmitido exatamente pelo mesmo período de tempo que todos os outros bits, e o receptor <quote>olha</quote> para o fio aproximadamente na metade do período atribuído a cada bit para determinar se o bit é um <literal>1</literal> ou um <literal>0</literal>. Por exemplo, se forem necessários dois segundos para enviar cada bit, o receptor examinará o sinal para determinar se é um <literal>1</literal> ou um <literal>0</literal> após ter passado um segundo, ele esperará dois segundos e examinará o valor do próximo bit, e assim por diante.</para>
+
+ <para>O remetente não sabe quando o receptor <quote>olhou</quote> para o valor do bit. O remetente só sabe quando o clock diz para começar a transmitir o próximo bit da palavra.</para>
+
+ <para>Quando toda a palavra de dados foi enviada, o transmissor pode adicionar um Bit de Paridade que o transmissor gera. O Bit de Paridade pode ser usado pelo receptor para executar uma verificação de erros simples. Então pelo menos um Stop Bit é enviado pelo transmissor.</para>
+
+ <para>Quando o receptor recebeu todos os bits na palavra de dados, ele pode verificar os bits de paridade (tanto o remetente quanto o receptor devem concordar se um bit de paridade deve ser usado), e então o receptor procura um Stop Bit. Se o Stop Bit não aparecer quando é suposto aparecer, o UART considera a palavra inteira como ilegível e irá relatar um Framing Error para o processador do host quando a palavra de dados é lida. A causa comum de um Framing Error é que os clocks do emissor e do receptor não estavam sendo executados na mesma velocidade ou que o sinal foi interrompido.</para>
+
+ <para>Independentemente de os dados terem sido recebidos corretamente ou não, o UART descarta automaticamente os Bits de Start, Paridade e Stop. Se o emissor e o receptor forem configurados de forma idêntica, esses bits não serão passados ​​para o host.</para>
+
+ <para>Se outra palavra estiver pronta para transmissão, o Start Bit da nova palavra pode ser enviado assim que o Stop Bit da palavra anterior for enviado.</para>
+
+ <para>Como os dados assíncronos são <quote>auto-sincronizados</quote>, se não houver dados para transmitir, a linha de transmissão pode ficar inativa.</para>
+ </sect2>
+
+ <sect2>
+ <title>Outras funções UART</title>
+
+ <para>Além do trabalho básico de conversão de dados de paralelo para serial para transmissão e de serial para paralelo na recepção, um UART normalmente fornecerá circuitos adicionais para sinais que podem ser usados ​​para indicar o estado da mídia de transmissão, e para regular o fluxo de dados no caso de o dispositivo remoto não estar preparado para aceitar mais dados. Por exemplo, quando o dispositivo conectado à UART é um modem, o modem pode informar a presença de uma operadora na linha telefônica enquanto o computador pode instruir o modem a reinicializar a si mesmo ou a não atender chamadas, aumentando ou diminuindo mais um desses sinais extras. A função de cada um desses sinais adicionais é definida no padrão EIA RS232-C.</para>
+ </sect2>
+
+ <sect2>
+ <title>Os padrões RS232-C e V.24</title>
+
+ <para>Na maioria dos sistemas de computador, o UART é conectado a um circuito que gera sinais que atendem à especificação EIA RS232-C. Há também um padrão CCITT chamado V.24 que reflete as especificações incluídas no RS232-C.</para>
+
+ <sect3>
+ <title>Atribuições de bit RS232-C (marcas e espaços)</title>
+
+ <para>No RS232-C, um valor de <literal>1</literal> é chamado de <literal>Mark</literal> e um valor de <literal>0</literal> é chamado de <literal>Space</literal>. Quando uma linha de comunicação está inativa, a linha é chamada de <quote>Marking</quote>, ou seja, está transmitindo o valor <literal>1</literal> continuamente.</para>
+
+ <para>O bit de início sempre tem um valor de <literal>0</literal> (um space). O bit de parada sempre tem um valor de <literal>1</literal> (uma mark). Isso significa que sempre haverá uma transição Mark (1) para Space (0) na linha no início de cada palavra, mesmo quando várias palavras forem transmitidas de volta para trás. Isso garante que o remetente e o destinatário possam ressincronizar seus relógios independentemente do conteúdo dos bits de dados que estão sendo transmitidos.</para>
+
+ <para>O tempo inativo entre os bits de Stop e Start não precisa ser um múltiplo exato (incluindo zero) da taxa de bits do link de comunicação, mas a maioria dos UARTs é projetada dessa maneira para simplificar.</para>
+
+ <para>No RS232-C, o sinal "Marking" (a <literal>1</literal>) é representado por uma tensão entre -2 VDC e -12 VDC, e um sinal "Spacing" (um <literal>0</literal>) é representado por uma tensão entre 0 e +12 VDC. O transmissor deve enviar +12 VDC ou -12 VCC, e o receptor deve permitir alguma perda de tensão em cabos longos. Alguns transmissores em dispositivos de baixa potência (como computadores portáteis) às vezes usam apenas +5 VCC e -5 VCC, mas esses valores ainda são aceitáveis ​​para um receptor RS232-C, desde que os comprimentos dos cabos sejam curtos.</para>
+ </sect3>
+
+ <sect3>
+ <title>Sinal de quebra RS232-C</title>
+
+ <para>O RS232-C também especifica um sinal chamado de <literal>Break</literal> (quebra), que é causado pelo envio de valores contínuos de espaçamento (sem bits de início ou de parada). Quando não há eletricidade presente no circuito de dados, a linha é considerada como enviando um <literal>Break</literal>.</para>
+
+ <para>O sinal <literal>Break</literal> deve ter uma duração maior que o tempo que leva para enviar um byte completo mais os bits Start, Stop e Paridade. A maioria das UARTs pode distinguir entre um Framing Error e um intervalo, mas se a UART não puder fazer isso, a detecção de Framing Error pode ser usada para identificar quebras.</para>
+
+ <para>Nos dias das teleimpressoras, quando numerosas impressoras em todo o país eram conectadas em série (como serviços de notícias), qualquer unidade poderia causar um <literal>Break</literal> abrindo temporariamente todo o circuito de modo que nenhuma corrente fluísse. Isso foi usado para permitir que um local com notícias urgentes interrompesse algum outro local que estava enviando informações no momento.</para>
+
+ <para>Nos sistemas modernos existem dois tipos de sinais de quebra. Se o Break for maior que 1,6 segundos, será considerado um "Modem Break", e alguns modems podem ser programados para encerrar a conversa e colocar no gancho ou entrar no modo de comando dos modems quando o modem detectar este sinal. Se a quebra for menor que 1,6 segundos, significa uma quebra de dados e cabe ao computador remoto responder a esse sinal. Às vezes essa forma de quebra é usada como um sinal de Atenção ou Interrupção e às vezes é aceita como um substituto para o caractere ASCII CONTROL-C.</para>
+
+ <para>Marcas e espaços também são equivalentes a <quote>furos</quote> e <quote>sem furos</quote> em sistemas de fita de papel.</para>
+
+ <note>
+ <para>As quebras não podem ser geradas a partir da fita de papel ou de qualquer outro valor de byte, uma vez que os bytes são sempre enviados com bit Start e Stop. A UART geralmente é capaz de gerar o sinal de espaçamento contínuo em resposta a um comando especial do processador host.</para>
+ </note>
+ </sect3>
+
+ <sect3>
+ <title>Dispositivos RS232-C DTE e DCE</title>
+
+ <para>A especificação RS232-C define dois tipos de equipamento: o Data Terminal Equipment (DTE) e o Data Carrier Equipment (DCE). Normalmente, o dispositivo DTE é o terminal (ou computador) e o DCE é um modem. Em toda a linha telefônica, no outro extremo de uma conversa, o modem receptor também é um dispositivo DCE e o computador conectado a esse modem é um dispositivo DTE. O dispositivo DCE recebe sinais nos pinos que o dispositivo DTE transmite e vice-versa.</para>
+
+ <para>Quando dois dispositivos DTE ou DCE devem ser conectados sem utilizar um modem ou um tradutor de mídia similar entre eles, um modem NULL deve ser usado. O modem NULL reorganiza eletricamente o cabeamento para que a saída do transmissor seja conectada à entrada do receptor no outro dispositivo e vice-versa. Traduções semelhantes são executadas em todos os sinais de controle, de modo que cada dispositivo veja o que acha que são sinais de DCE (ou DTE) do outro dispositivo.</para>
+
+ <para>O número de sinais gerados pelos dispositivos DTE e DCE não é simétrico. O dispositivo DTE gera menos sinais para o dispositivo DCE do que o dispositivo DTE recebe do DCE.</para>
+ </sect3>
+
+ <sect3>
+ <title>Atribuições de pinos RS232-C</title>
+
+ <para>A especificação EIA RS232-C (e o equivalente ITU, V.24) requer um conector de vinte e cinco pinos (geralmente um DB25) e define a finalidade da maioria dos pinos nesse conector.</para>
+
+ <para>No IBM Personal Computer e em sistemas semelhantes, um subconjunto de sinais RS232-C é fornecido por meio de conectores de nove pinos (DB9). Os sinais que não estão incluídos no conector do PC lidam principalmente com a operação síncrona, e esse modo de transmissão não é suportado pelo UART que a IBM selecionou para uso no IBM PC.</para>
+
+ <para>Dependendo do fabricante do computador, um DB25, um DB9 ou ambos os tipos de conectores podem ser usados ​​para comunicações RS232-C. (O IBM PC também usa um conector DB25 para a interface de impressora paralela, o que causa alguma confusão.)</para>
+
+ <para>Abaixo está uma tabela das atribuições de sinal RS232-C nos conectores DB25 e DB9.</para>
+
+ <informaltable frame="none" pgwide="1">
+ <tgroup cols="7">
+ <thead>
+ <row>
+ <entry>Pinos DB25 RS232-C</entry> <entry>Pinos DB9 IBM PC</entry> <entry>Símbolo do Circuito EIA</entry>
+ <entry>Símbolo do Circuito CCITT</entry> <entry>Nome Comum</entry> <entry>Fonte de sinal</entry>
+ <entry>Descrição</entry>
+ </row>
+ </thead>
+
+ <tbody>
+ <row>
+ <entry>1</entry>
+ <entry>-</entry>
+ <entry>AA</entry>
+ <entry>101</entry>
+ <entry>PG/FG</entry>
+ <entry>-</entry>
+ <entry>Quadro / aterramento de proteção</entry>
+ </row>
+
+ <row>
+ <entry>2</entry>
+ <entry>3</entry>
+ <entry>BA</entry>
+ <entry>103</entry>
+ <entry>TD</entry>
+ <entry>DTE</entry>
+ <entry>Transmit Data</entry>
+ </row>
+
+ <row>
+ <entry>3</entry>
+ <entry>2</entry>
+ <entry>BB</entry>
+ <entry>104</entry>
+ <entry>RD</entry>
+ <entry>DCE</entry>
+ <entry>Receive Data</entry>
+ </row>
+
+ <row>
+ <entry>4</entry>
+ <entry>7</entry>
+ <entry>CA</entry>
+ <entry>105</entry>
+ <entry>RTS</entry>
+ <entry>DTE</entry>
+ <entry>Request to Send</entry>
+ </row>
+
+ <row>
+ <entry>5</entry>
+ <entry>8</entry>
+ <entry>CB</entry>
+ <entry>106</entry>
+ <entry>CTS</entry>
+ <entry>DCE</entry>
+ <entry>Clear to Send</entry>
+ </row>
+
+ <row>
+ <entry>6</entry>
+ <entry>6</entry>
+ <entry>CC</entry>
+ <entry>107</entry>
+ <entry>DSR</entry>
+ <entry>DCE</entry>
+ <entry>Data Set Ready</entry>
+ </row>
+
+ <row>
+ <entry>7</entry>
+ <entry>5</entry>
+ <entry>AV</entry>
+ <entry>102</entry>
+ <entry>SG/GND</entry>
+ <entry>-</entry>
+ <entry>Signal Ground</entry>
+ </row>
+
+ <row>
+ <entry>8</entry>
+ <entry>1</entry>
+ <entry>CF</entry>
+ <entry>109</entry>
+ <entry>DCD/CD</entry>
+ <entry>DCE</entry>
+ <entry>Data Carrier Detect</entry>
+ </row>
+
+ <row>
+ <entry>9</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>Reserved for Test</entry>
+ </row>
+
+ <row>
+ <entry>10</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>Reserved for Test</entry>
+ </row>
+
+ <row>
+ <entry>11</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>Reserved for Test</entry>
+ </row>
+
+ <row>
+ <entry>12</entry>
+ <entry>-</entry>
+ <entry>CI</entry>
+ <entry>122</entry>
+ <entry>SRLSD</entry>
+ <entry>DCE</entry>
+ <entry>Sec. Recv. Line Signal Detector</entry>
+ </row>
+
+ <row>
+ <entry>13</entry>
+ <entry>-</entry>
+ <entry>SCB</entry>
+ <entry>121</entry>
+ <entry>SCTS</entry>
+ <entry>DCE</entry>
+ <entry>Secondary Clear to Send</entry>
+ </row>
+
+ <row>
+ <entry>14</entry>
+ <entry>-</entry>
+ <entry>SBA</entry>
+ <entry>118</entry>
+ <entry>DST</entry>
+ <entry>DTE</entry>
+ <entry>Secondary Transmit Data</entry>
+ </row>
+
+ <row>
+ <entry>15</entry>
+ <entry>-</entry>
+ <entry>DB</entry>
+ <entry>114</entry>
+ <entry>TSET</entry>
+ <entry>DCE</entry>
+ <entry>Trans. Sig. Element Timing</entry>
+ </row>
+
+ <row>
+ <entry>16</entry>
+ <entry>-</entry>
+ <entry>SBB</entry>
+ <entry>119</entry>
+ <entry>SRD</entry>
+ <entry>DCE</entry>
+ <entry>Secondary Received Data</entry>
+ </row>
+
+ <row>
+ <entry>17</entry>
+ <entry>-</entry>
+ <entry>DD</entry>
+ <entry>115</entry>
+ <entry>RSET</entry>
+ <entry>DCE</entry>
+ <entry>Receiver Signal Element Timing</entry>
+ </row>
+
+ <row>
+ <entry>18</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>141</entry>
+ <entry>LOOP</entry>
+ <entry>DTE</entry>
+ <entry>Local Loopback</entry>
+ </row>
+
+ <row>
+ <entry>19</entry>
+ <entry>-</entry>
+ <entry>SCA</entry>
+ <entry>120</entry>
+ <entry>SRS</entry>
+ <entry>DTE</entry>
+ <entry>Secondary Request to Send</entry>
+ </row>
+
+ <row>
+ <entry>20</entry>
+ <entry>4</entry>
+ <entry>CD</entry>
+ <entry>108.2</entry>
+ <entry>DTR</entry>
+ <entry>DTE</entry>
+ <entry>Data Terminal Ready</entry>
+ </row>
+
+ <row>
+ <entry>21</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>RDL</entry>
+ <entry>DTE</entry>
+ <entry>Remote Digital Loopback</entry>
+ </row>
+
+ <row>
+ <entry>22</entry>
+ <entry>9</entry>
+ <entry>CE</entry>
+ <entry>125</entry>
+ <entry>RI</entry>
+ <entry>DCE</entry>
+ <entry>Ring Indicator</entry>
+ </row>
+
+ <row>
+ <entry>23</entry>
+ <entry>-</entry>
+ <entry>CH</entry>
+ <entry>111</entry>
+ <entry>DSRS</entry>
+ <entry>DTE</entry>
+ <entry>Data Signal Rate Selector</entry>
+ </row>
+
+ <row>
+ <entry>24</entry>
+ <entry>-</entry>
+ <entry>DA</entry>
+ <entry>113</entry>
+ <entry>TSET</entry>
+ <entry>DTE</entry>
+ <entry>Trans. Sig. Element Timing</entry>
+ </row>
+
+ <row>
+ <entry>25</entry>
+ <entry>-</entry>
+ <entry>-</entry>
+ <entry>142</entry>
+ <entry>-</entry>
+ <entry>DCE</entry>
+ <entry>Test Mode</entry>
+ </row>
+ </tbody>
+ </tgroup>
+ </informaltable>
+ </sect3>
+ </sect2>
+
+ <sect2>
+ <title>Bits, Baud e Simbolos</title>
+
+ <para>Baud é uma medida de velocidade de transmissão em comunicação assíncrona. Devido aos avanços na tecnologia de comunicação por modem, esse termo é frequentemente mal utilizado na descrição das taxas de dados em dispositivos mais recentes.</para>
+
+ <para>Tradicionalmente, uma taxa de transmissão representa o número de bits que estão realmente sendo enviados pela mídia, não a quantidade de dados que é realmente movida de um dispositivo DTE para outro. A contagem de Baud inclui os bits de Start, Stop e Paridade que são gerados pelo UART de envio e removidos pelo UART de recebimento. Isso significa que palavras de dados de sete bits na verdade levam 10 bits para serem completamente transmitidas. Portanto, um modem capaz de mover 300 bits por segundo de um lugar para outro normalmente só pode mover 30 palavras de 7 bits se a Paridade for usada e um bit de Start e Stop estiver presente.</para>
+
+ <para>Se palavras de dados de 8 bits são usadas e bits de paridade também são usados, a taxa de dados cai para 27,27 palavras por segundo, porque agora leva 11 bits para enviar as palavras de oito bits, e o modem ainda envia apenas 300 bits por segundo.</para>
+
+ <para>A fórmula para converter bytes por segundo em uma taxa de transmissão e vice-versa era simples até que os modems de correção de erros apareceram. Esses modems recebem o fluxo serial de bits da UART no computador host (mesmo quando os modems internos são usados, os dados ainda são frequentemente serializados) e convertem os bits de volta em bytes. Esses bytes são então combinados em pacotes e enviados pela linha telefônica usando um método de transmissão síncrona. Isso significa que os bits de Stop, Start e Paridade adicionados pelo UART no DTE (o computador) foram removidos pelo modem antes da transmissão pelo modem de envio. Quando esses bytes são recebidos pelo modem remoto, o modem remoto adiciona bits de Start, Stop e paridade às palavras, converte-os em um formato serial e envia-os para o UART receptor no computador remoto, que retira o Start, Stop e bits de paridade.</para>
+
+ <para>A razão pela qual todas essas conversões extras são feitas é para que os dois modems possam executar a correção de erros, o que significa que o modem receptor pode solicitar ao modem de envio para reenviar um bloco de dados que não foi recebido com a soma de verificação correta. Essa verificação é feita pelos modems, e os dispositivos DTE geralmente não sabem que o processo está ocorrendo.</para>
+
+ <para>Ao separar os bits de Start, Stop e Paridade, os bits adicionais de dados que os dois modems devem compartilhar entre si para executar a correção de erros são praticamente ocultados da taxa de transmissão efetiva vista pelo equipamento DTE de envio e recebimento. Por exemplo, se um modem enviar dez palavras de 7 bits para outro modem sem incluir os bits Start, Stop e Paridade, o modem de envio poderá adicionar 30 bits de suas próprias informações que o modem receptor pode usar para corrigir erros. sem afetar a velocidade de transmissão dos dados reais.</para>
+
+ <para>O uso do termo Baud é ainda mais confuso pelos modems que executam compressão. Uma única palavra de 8 bits transmitida pela linha telefônica pode representar uma dúzia de palavras que foram transmitidas para o modem de envio. O modem de recebimento irá expandir os dados de volta ao seu conteúdo original e passar esses dados para o DTE de recebimento.</para>
+
+ <para>Os modems modernos também incluem buffers que permitem que a taxa na qual os bits se movem pela linha telefônica (do DCE para o DCE) seja uma velocidade diferente da velocidade que os bits se movem entre o DTE e o DCE em ambas as extremidades da conversação. Normalmente, a velocidade entre o DTE e o DCE é maior que a velocidade do DCE para o DCE devido ao uso de compactação pelos modems.</para>
+
+ <para>Como o número de bits necessários para descrever um byte variou durante a viagem entre as duas máquinas, mais as diferentes velocidades de bits por segundo usadas nos links DTE-DCE e DCE-DCE, o uso do termo Baud para descrever a velocidade geral de comunicação causa problemas e pode deturpar a velocidade real de transmissão. Então Bits Por Segundo (bps) é o termo correto a ser usado para descrever a taxa de transmissão na interface DCE para DCE e Baud ou Bits Por Segundo são termos aceitáveis ​​para uso quando uma conexão é feita entre dois sistemas com uma conexão com fio ou se estiver em uso um modem que não esteja executando correção de erros ou compactação.</para>
+
+ <para>Os modernos modems de alta velocidade (2400, 9600, 14.400 e 19.200bps) na realidade ainda operam a 2400 ou abaixo de 2400 baud, ou mais precisamente, 2400 símbolos por segundo. O modem de alta velocidade é capaz de codificar mais bits de dados em cada Symbol usando uma técnica chamada Constellation Stuffing, é por isso que a taxa efetiva de bits por segundo do modem é maior, mas o modem continua a operar dentro da largura de banda limitada de áudio que o sistema telefônico fornece. Modems operando a 28.800 e velocidades mais altas têm taxas variáveis ​​de Symbol, mas a técnica é a mesma.</para>
+ </sect2>
+
+ <sect2>
+ <title>O computador pessoal IBM e o UART</title>
+
+ <para>Começando com o IBM Personal Computer original, a IBM selecionou o National Semiconductor INS8250 UART para uso no adaptador IBM PC Paralelo/Serial. Gerações subsequentes de computadores compatíveis da IBM e de outros fornecedores continuaram a usar o INS8250 ou versões aprimoradas da família UART da National Semiconductor.</para>
+
+ <sect3>
+ <title>Árvore Genealógica da National Semiconductor UART</title>
+
+ <para>Houve várias versões e gerações subseqüentes do INSART50 UART. Cada versão principal está descrita abaixo.</para>
+
+ <!-- This should really be a graphic -->
+ <programlisting>INS8250 -&gt; INS8250B
+ \
+ \
+ \-&gt; INS8250A -&gt; INS82C50A
+ \
+ \
+ \-&gt; NS16450 -&gt; NS16C450
+ \
+ \
+ \-&gt; NS16550 -&gt; NS16550A -&gt; PC16550D</programlisting>
+
+ <variablelist>
+ <varlistentry>
+ <term>INS8250</term>
+
+ <listitem>
+ <para>Esta parte foi usada no IBM PC original e no IBM PC/XT. O nome original para esta parte era o INS8250 ACE (Elemento de Comunicação Assíncrona) e ele era feito com tecnologia NMOS.</para>
+
+ <para>O 8250 usa oito portas de I/O e tem um envio de um byte e um buffer de recebimento de um byte. Esta UART original tem várias "race conditions" e outras falhas. O IBM BIOS original incluia código para contornar essas falhas, mas isso tornava o BIOS dependente das falhas estarem presentes, portanto, componentes subsequentes como o 8250A, 16450 ou 16550 não podiam ser usados no IBM PC original ou no IBM PC/XT.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>INS8250-B</term>
+
+ <listitem>
+ <para>Esta é a velocidade mais lenta do INS8250 feito a partir da tecnologia NMOS. Ele contém os mesmos problemas que o INS8250 original.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>INS8250A</term>
+
+ <listitem>
+ <para>Uma versão melhorada do INS8250 usando a tecnologia XMOS com várias falhas funcionais corrigidas. O INS8250A foi usado inicialmente em computadores clones de PC por fornecedores que usavam projetos de BIOS <quote>limpos</quote>. Devido às correções no chip, este componente não pode ser usado com um BIOS compatível com o INS8250 ou o INS8250B.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>INS82C50A</term>
+
+ <listitem>
+ <para>Esta é uma versão CMOS (baixo consumo de energia) do INS8250A e possui características funcionais semelhantes.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>NS16450</term>
+
+ <listitem>
+ <para>O mesmo que o NS8250A com melhorias para que possa ser usado com projetos de barramento de CPU mais rápidos. A IBM usou esse componente no IBM AT e atualizou o IBM BIOS para não depender mais dos erros no INS8250.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>NS16C450</term>
+
+ <listitem>
+ <para>Esta é uma versão CMOS (baixo consumo de energia) do NS16450.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>NS16550</term>
+
+ <listitem>
+ <para>O mesmo que NS16450 com um buffer de envio e recebimento de 16 bytes, mas o design do buffer era falho e não podia ser usado com segurança.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>NS16550A</term>
+
+ <listitem>
+ <para>O mesmo que NS16550 com as falhas de buffer corrigidas. O 16550A e seus sucessores se tornaram o projeto UART mais popular na indústria de PCs, principalmente devido à sua capacidade de lidar de forma confiável com taxas de dados mais altas em sistemas operacionais com tempos de resposta de interrupção lentos.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>NS16C552</term>
+
+ <listitem>
+ <para>Este componente consiste em dois UARTs CMOS NS16C550A em um único chip.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>PC16550D</term>
+
+ <listitem>
+ <para>O mesmo que NS16550A com falhas sutis corrigidas. Esta é a revisão D da família 16550 e é o mais recente projeto disponível da National Semiconductor.</para>
+ </listitem>
+ </varlistentry>
+ </variablelist>
+ </sect3>
+
+ <sect3>
+ <title>O NS16550AF e o PC16550D são a mesma coisa</title>
+
+ <para>A National reorganizou seu sistema de numeração de peças há alguns anos e o NS16550AFN não existe mais com esse nome. (Se você tiver um NS16550AFN, observe o código de data da peça, que é um número de quatro dígitos que geralmente começa com nove. Os dois primeiros dígitos do número são o ano, e os dois últimos dígitos são a semana do ano em que a peça foi fabricada. Se você tem um NS16550AFN, ele provavelmente tem alguns anos.)</para>
+
+ <para>Os novos números são como PC16550DV, com pequenas diferenças nas letras de sufixo, dependendo do material da embalagem e sua forma. (Uma descrição do sistema de numeração pode ser encontrada abaixo.)</para>
+
+ <para>É importante entender que em algumas lojas, você pode pagar US$ 15 por um NS16550AFN fabricado em 1990 e no próximo bin encontrar as novas peças PC16550DN com pequenas correções que o National fez desde que a peça AFN estava em produção, o PC16550DN foi provavelmente feito nos últimos seis meses e custa metade (tão baixo quanto US$ 5 se comprado em volume) do NS16550AFN porque ele está prontamente disponível.</para>
+
+ <para>Como o fornecimento de chips NS16550AFN continua encolhendo, o preço provavelmente continuará aumentando até que mais pessoas descubram e aceitem que o PC16550DN realmente tem a mesma função que o número de peça antigo.</para>
+ </sect3>
+
+ <sect3>
+ <title>Sistema de Numeração de Peças da National Semiconductor</title>
+
+ <para>Os números de peça mais antigos NS<replaceable>nnnnnrqp</replaceable> agora são do formato PC<replaceable>nnnnnrgp</replaceable>.</para>
+
+ <para>O <replaceable>r</replaceable> é o campo de revisão. A revisão atual do 16550 da National Semiconductor é <literal>D</literal>.</para>
+
+ <para>O <replaceable>p</replaceable> é o campo que define o tipo de encapsulamento. Os tipos são:</para>
+
+ <informaltable frame="none" pgwide="1">
+ <tgroup cols="3">
+ <tbody>
+ <row>
+ <entry>"F"</entry>
+ <entry>QFP</entry>
+ <entry>(quad flat pack) L lead type</entry>
+ </row>
+
+ <row>
+ <entry>"N"</entry>
+ <entry>DIP</entry>
+ <entry>(dual inline package) through hole straight lead type</entry>
+ </row>
+
+ <row>
+ <entry>"V"</entry>
+ <entry>LPCC</entry>
+ <entry>(lead plastic chip carrier) J lead type</entry>
+ </row>
+ </tbody>
+ </tgroup>
+ </informaltable>
+
+ <para>O <replaceable>g</replaceable> é o campo de classificação do produto. Se um <literal>I</literal> precede a letra do tipo de encapsulamento, ele indica uma parte de classe <quote>industrial</quote>, que possui especificações mais altas que uma parte padrão, mas não tão alta quanto o componente Especificação Militar (Milspec) . Este é um campo opcional.</para>
+
+ <para>Então, o que costumávamos chamar de NS16550AFN (Pacote DIP) agora é chamado de PC16550DN ou PC16550DIN.</para>
+ </sect3>
+ </sect2>
+
+ <sect2>
+ <title>Outros fornecedores e UARTs semelhantes</title>
+
+ <para>Ao longo dos anos, o 8250, o 8250A, o 16450 e o 16550 foram licenciados ou copiados por outros fornecedores de chips. No caso do 8250, 8250A e 16450, o circuito exato (o <quote>megacell</quote>) foi licenciado para muitos fornecedores, incluindo a Western Digital e a Intel. Outros fornecedores realizaram engenharia reversa da peça ou produziram emulações que tiveram comportamento semelhante.</para>
+
+ <para>Nos modems internos, o projetista de modem freqüentemente emula o 8250A/16450 com o microprocessador de modem, e o UART emulado frequentemente terá um buffer oculto que consiste em várias centenas de bytes. Por causa do tamanho do buffer, essas emulações podem ser tão confiáveis ​​quanto uma 16550A em sua capacidade de lidar com dados de alta velocidade. No entanto, a maioria dos sistemas operacionais ainda relatará que o UART é apenas um 8250A ou 16450, e pode não fazer uso efetivo do buffer extra presente no UART emulado, a menos que drivers especiais sejam usados.</para>
+
+ <para>Alguns fabricantes de modem são motivados pelas forças do mercado a abandonar um design que possui centenas de bytes de buffer e, em vez disso, usam uma UART 16550A para que o produto compare favoravelmente nas comparações de mercado, embora o desempenho efetivo possa ser reduzido por essa ação.</para>
+
+ <para>Um equívoco comum é que todas as partes com <quote>16550A</quote> escritas nelas são idênticas no desempenho. Existem diferenças e, em alguns casos, falhas definitivas na maioria desses clones 16550A.</para>
+
+ <para>Quando o NS16550 foi desenvolvido, a National Semiconductor obteve várias patentes sobre o projeto e também limitou o licenciamento, tornando mais difícil para outros fornecedores fornecer um chip com características semelhantes. Por causa das patentes, projetos de engenharia reversa e emulações tiveram que evitar infringir as reivindicações cobertas pelas patentes. Posteriormente, essas cópias quase nunca funcionam exatamente da mesma forma que a NS16550A ou a PC16550D, que são as peças que a maioria dos fabricantes de computadores e modems deseja comprar, mas às vezes não estão dispostas a pagar o preço necessário para obter a peça genuína.</para>
+
+ <para>Algumas das diferenças nas peças do clone 16550A não são importantes, enquanto outras podem impedir que o dispositivo seja usado com um determinado sistema operacional ou driver. Essas diferenças podem aparecer ao usar outros drivers ou quando ocorrem determinadas combinações de eventos que não foram bem testadas ou consideradas no driver <trademark class="registered">Windows</trademark>. Isso ocorre porque a maioria dos fornecedores de modem e de fabricantes de clones do 16550 usam os drivers da Microsoft do <trademark class="registered">Windows</trademark> para Workgroups 3.11 e <trademark class="registered">Microsoft</trademark> <trademark class="registered">MS-DOS</trademark> como o principal teste de compatibilidade com o NS16550A. Esse critério excessivamente simplista e significa que se um sistema operacional diferente for usado, poderão surgir problemas devido a diferenças sutis entre os clones e os componentes genuínos.</para>
+
+ <para>A National Semiconductor disponibilizou um programa chamado <application>COMTEST</application> que realiza testes de compatibilidade independentemente de qualquer driver do sistema operacional. Deve ser lembrado que o propósito deste tipo de programa é demonstrar as falhas nos produtos dos concorrentes, de modo que o programa reportará diferenças importantes e extremamente sutis no comportamento da peça que está sendo testada.</para>
+
+ <para>Em uma série de testes realizados pelo autor deste documento em 1994, componentes fabricados pela National Semiconductor, TI, StarTech e CMD, bem como megacells e emulações incorporadas em modems internos foram testados com o COMTEST. Uma contagem de diferença para alguns desses componentes está listada abaixo. Como esses testes foram realizados em 1994, eles podem não refletir o desempenho atual do produto de um determinado fornecedor.</para>
+
+ <para>Deve-se notar que o COMTEST normalmente aborta quando um número excessivo ou certos tipos de problemas são detectados. Como parte desse teste, o COMTEST foi modificado para não abortar, independentemente de quantas diferenças fossem encontradas.</para>
+
+ <informaltable frame="none" pgwide="1">
+ <tgroup cols="3">
+ <thead>
+ <row>
+ <entry>Fornecedor</entry>
+ <entry>Número da peça</entry>
+ <entry>Erros (também conhecidos como "diferenças")</entry>
+ </row>
+ </thead>
+
+ <tbody>
+ <row>
+ <entry>National</entry>
+ <entry>(PC16550DV)</entry>
+ <entry>0</entry>
+ </row>
+
+ <row>
+ <entry>National</entry>
+ <entry>(NS16550AFN)</entry>
+ <entry>0</entry>
+ </row>
+
+ <row>
+ <entry>National</entry>
+ <entry>(NS16C552V)</entry>
+ <entry>0</entry>
+ </row>
+
+ <row>
+ <entry>TI</entry>
+ <entry>(TL16550AFN)</entry>
+ <entry>3</entry>
+ </row>
+
+ <row>
+ <entry>CMD</entry>
+ <entry>(16C550PE)</entry>
+ <entry>19</entry>
+ </row>
+
+ <row>
+ <entry>StarTech</entry>
+ <entry>(ST16C550J)</entry>
+ <entry>23</entry>
+ </row>
+
+ <row>
+ <entry>Rockwell</entry>
+ <entry>Modem de referência com 16550 interno ou uma emulação (RC144DPi / C3000-25)</entry>
+ <entry>117</entry>
+ </row>
+
+ <row>
+ <entry>Sierra</entry>
+ <entry>Modem com um 16550 interno (SC11951/SC11351)</entry>
+ <entry>91</entry>
+ </row>
+ </tbody>
+ </tgroup>
+ </informaltable>
+
+ <note>
+ <para>Até o momento, o autor deste documento não encontrou nenhuma peça não-National que relate diferença zero usando o programa COMTEST. Também deve ser notado que a National teve cinco versões do 16550 ao longo dos anos e as partes mais novas se comportam de maneira um pouco diferente do NS16550AFN clássico que é considerado o benchmark para funcionalidade. O COMTEST parece fechar os olhos para as diferenças dentro da linha de produto da National e não relata nenhum erro nas peças da National (exceto para o original 16550) mesmo quando há erratas oficiais que descrevem erros nas revisões A, B e C das partes, então este viés no COMTEST deve ser levado em consideração.</para>
+ </note>
+
+ <para>É importante entender que uma simples contagem de diferenças do COMTEST não revela muito sobre quais diferenças são importantes e quais não são. Por exemplo, cerca de metade das diferenças relatadas nos dois modems listados acima que têm UARTs internas foram causadas pelos clones UARTs que não suportam modos de caractere de cinco e seis bits. Todos os UARTs 16550, 16450 e 8250 reais suportam esses modos e o COMTEST verifica a funcionalidade desses modos, de modo que mais de cinquenta diferenças são relatadas. No entanto, quase nenhum modem moderno suporta caracteres de cinco ou seis bits, particularmente aqueles com recursos de correção de erros e compressão. Isso significa que as diferenças relacionadas aos modos de caractere de cinco e seis bits podem ser desconsideradas.</para>
+
+ <para>Muitas das diferenças que o COMTEST reporta têm a ver com o tempo. Em muitos projetos de clones, quando o host lê de uma porta, os bits de status em alguma outra porta podem não ser atualizados na mesma quantidade de tempo (alguns mais rápidos, alguns mais lentos) que um NS16550AFN <emphasis>real</emphasis> e o COMTEST procura por essas diferenças. Isso significa que o número de diferenças pode ser enganoso, pois um dispositivo pode ter apenas uma ou duas diferenças, mas elas serem extremamente sérias, e algum outro dispositivo que atualiza o status de registro mais rápido ou mais devagar que a peça de referência (que provavelmente nunca afetaria o operação de um driver devidamente escrito) poderia ter dezenas de diferenças relatadas.</para>
+
+ <para>O COMTEST pode ser usado como uma ferramenta de triagem para alertar o administrador sobre a presença de componentes potencialmente incompatíveis que podem causar problemas ou que precisam ser tratados como um caso especial.</para>
+
+ <para>Se você executar o COMTEST em um 16550 que esteja em um modem ou se um modem estiver conectado à porta serial, será necessário primeiro emitir um comando ATE0&amp;W para o modem para que o modem não faça eco de nenhum dos caracteres de teste. Se você esquecer de fazer isso, o COMTEST informará pelo menos essa diferença:</para>
+
+ <screen>Error (6)...Timeout interrupt failed: IIR = c1 LSR = 61</screen>
+ </sect2>
+
+ <sect2>
+ <title>Registradores 8250/16450/16550</title>
+
+ <para>O UART 8250/16450/16550 ocupa oito endereços contíguos de porta de I/O. No IBM PC, há dois locais definidos para essas oito portas e eles são conhecidos coletivamente como <filename>COM1</filename> e <filename>COM2</filename>. Os fabricantes de PC-clones e placas adicionais criaram duas áreas adicionais conhecidas como <filename>COM3</filename> e <filename>COM4</filename>, mas essas portas COM extras entram em conflito com outro hardware em alguns sistemas. O conflito mais comum é com adaptadores de vídeo que fornecem emulação IBM 8514.</para>
+
+ <para>A <filename>COM1</filename> está localizada de 0x3f8 a 0x3ff e normalmente usa o IRQ 4. A <filename>COM2</filename> está localizada de 0x2f8 a 0x2ff e normalmente usa IRQ 3. A <filename>COM3</filename> está localizada de 0x3e8 a 0x3ef e não tem IRQ padronizado. A <filename>COM4</filename> está localizada de 0x2e8 a 0x2ef e não tem IRQ padronizado.</para>
+
+ <para>Uma descrição das portas I/O da UART 8250/16450/16550 é fornecida abaixo.</para>
+
+ <informaltable frame="none" pgwide="1">
+ <tgroup cols="3">
+ <thead>
+ <row>
+ <entry>Porta I/O</entry>
+ <entry>Acesso permitido</entry>
+ <entry>Descrição</entry>
+ </row>
+ </thead>
+
+ <tbody>
+ <row>
+ <entry>+0x00</entry>
+ <entry>write (DLAB==0)</entry>
+ <entry><para>Transmit Holding Register (THR).</para><para>As informações gravadas nessa porta são tratadas como palavras de dados e serão transmitidas pela UART.</para></entry>
+ </row>
+
+ <row>
+ <entry>+0x00</entry>
+ <entry>read (DLAB==0)</entry>
+ <entry><para>Receive Buffer Register (RBR).</para><para>Quaisquer palavras de dados recebidas pelo UART a partir do link serial são acessadas pelo host lendo esta porta.</para></entry>
+ </row>
+
+ <row>
+ <entry>+0x00</entry>
+ <entry>write/read (DLAB==1)</entry>
+ <entry><para>Divisor Latch LSB (DLL)</para><para>Este valor será dividido a partir do clock de entrada principal (no IBM PC, o clock principal é 1.8432MHz) e o clock resultante determinará a taxa de transmissão do UART. Este registrador contém os bits de 0 a 7 do divisor.</para></entry>
+ </row>
+
+ <row>
+ <entry>+0x01</entry>
+ <entry>write/read (DLAB==1)</entry>
+ <entry><para>Divisor Latch MSB (DLH)</para><para>Este valor será dividido a partir do clock de entrada principal (no IBM PC, o clock principal é 1.8432MHz) e o clock resultante determinará a taxa de transmissão do UART. Este registrador contém os bits 8 a 15 do divisor.</para></entry>
+ </row>
+
+ <row>
+ <entry>+0x01</entry>
+ <entry>write/read (DLAB==0)</entry>
+ <entrytbl cols="2">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <spanspec namest="col1" nameend="col2" spanname="1to2"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to2"><para>Interrupt Enable Register (IER)</para><para>A UART 8250/16450/16550 classifica os eventos em uma de quatro categorias. Cada categoria pode ser configurada para gerar uma interrupção quando qualquer um dos eventos ocorrer. A UART 8250/16450/16550 gera um único sinal de interrupção externa, independentemente de quantos eventos nas categorias ativadas ocorreram. Cabe ao processador host responder à interrupção e depois pesquisar as categorias de interrupção ativadas (geralmente todas as categorias têm interrupções ativadas) para determinar a(s) causa(s) verdadeira(s) da interrupção.</para></entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry>Ativa o Modem Status Interrupt (EDSSI). Definir esse bit como "1" permite que o UART gere uma interrupção quando ocorrer uma alteração em uma ou mais das linhas de status.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry>Ativa a interrupção de status da linha receptora (ELSI) Configurar este bit como "1" faz com que o UART gere uma interrupção quando um erro (ou um sinal BREAK) for detectado nos dados de entrada.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry>Ativa a Interrupção Vazia do Registro de Holding do Transmissor (ETBEI) Configurar este bit como "1" faz com que o UART gere uma interrupção quando o UART tiver espaço para um ou mais caracteres adicionais que serão transmitidos.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry>Ativar a Interrupção Disponível de Dados Recebidos (ERBFI) Configurar este bit para "1" faz com que o UART gere uma interrupção quando o UART tiver recebido caracteres suficientes para exceder o nível de disparo do FIFO, ou o temporizador FIFO tiver expirado (dados antigos) ou um único caractere tiver sido recebido quando o FIFO está desativado.</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x02</entry>
+ <entry>write</entry>
+ <entrytbl cols="4">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <colspec colnum="3" colname="col3"/>
+ <colspec colnum="4" colname="col4"/>
+ <spanspec namest="col1" nameend="col4" spanname="1to4"/>
+ <spanspec namest="col2" nameend="col4" spanname="2to4"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to4">Registro de Controle FIFO (FCR) (Esta porta não existe no UART 8250 e 16450).</entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry spanname="2to4">Receiver Trigger Bit #1</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry spanname="2to4"><para>Trigger do Receptor Bit #0</para><para>Esses dois bits controlam em que ponto o receptor deve gerar uma interrupção quando o FIFO está ativo.</para></entry>
+ </row>
+
+ <row>
+ <entry colname="col2">7</entry>
+ <entry colname="col3">6</entry>
+ <entry colname="col4">Quantas palavras são recebidas antes que uma interrupção seja gerada</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">0</entry>
+ <entry colname="col4">1</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">1</entry>
+ <entry colname="col4">4</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">1</entry>
+ <entry colname="col3">0</entry>
+ <entry colname="col4">8</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">1</entry>
+ <entry colname="col3">1</entry>
+ <entry colname="col4">14</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry spanname="2to4">Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry spanname="2to4">Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry spanname="2to4">DMA Mode Select. Se o Bit 0 for ajustado para "1" (FIFOs habilitado), a configuração deste bit altera a operação dos sinais -RXRDY e -TXRDY do Modo 0 para o Modo 1.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry spanname="2to4">Transmit FIFO Reset. Quando um "1" é gravado neste bit, o conteúdo do FIFO é descartado. Qualquer palavra atualmente sendo transmitida será enviada intacta. Esta função é útil para anular transferências.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry spanname="2to4">Receiver FIFO Reset. Quando um "1" é gravado neste bit, o conteúdo do FIFO é descartado. Qualquer palavra atualmente montada no registrador de turno será recebida intacta.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry spanname="2to4">16550 FIFO Enable. Quando configurado, os FIFOs de transmissão e recepção estão ativados. Qualquer conteúdo no registro de espera, registradores de deslocamento ou FIFOs são perdidos quando as FIFOs são ativadas ou desativadas.</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x02</entry>
+ <entry>read</entry>
+ <entrytbl cols="6">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <colspec colnum="3" colname="col3"/>
+ <colspec colnum="4" colname="col4"/>
+ <colspec colnum="5" colname="col5"/>
+ <colspec colnum="6" colname="col6"/>
+ <spanspec namest="col1" nameend="col6" spanname="1to6"/>
+ <spanspec namest="col2" nameend="col6" spanname="2to6"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to6">Registro de identificação de interrupção</entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry spanname="2to6">FIFOs habilitado. No 8250/16450 UART, esse bit é zero.</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry spanname="2to6">FIFOs habilitado. No 8250/16450 UART, esse bit é zero.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry spanname="2to6">Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry spanname="2to6">Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry spanname="2to6">ID de Interrupção Bit #2. No 8250/16450 UART, esse bit é zero.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry spanname="2to6">ID de Interrupção Bit #1</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry spanname="2to6">ID de Interrupção Bit #0.Esses três bits se combinam para relatar a categoria de evento que causou a interrupção que está em andamento. Essas categorias têm prioridades, portanto, se várias categorias de eventos ocorrerem ao mesmo tempo, a UART relatará os eventos mais importantes primeiro e o host precisará resolver os eventos na ordem em que forem relatados. Todos os eventos que causaram a interrupção atual devem ser resolvidos antes que novas interrupções sejam geradas. (Esta é uma limitação da arquitetura do PC.)</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">2</entry>
+ <entry colname="col3">1</entry>
+ <entry colname="col4">0</entry>
+ <entry colname="col5">Prioridade</entry>
+ <entry colname="col6">Descrição</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">1</entry>
+ <entry colname="col4">1</entry>
+ <entry colname="col5">Primeiro</entry>
+ <entry colname="col6">Received Error (OE, PE, BI, or FE)</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">1</entry>
+ <entry colname="col4">0</entry>
+ <entry colname="col5">Segundo</entry>
+ <entry colname="col6">Dados Recebidos Disponíveis</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">1</entry>
+ <entry colname="col3">1</entry>
+ <entry colname="col4">0</entry>
+ <entry colname="col5">Segundo</entry>
+ <entry colname="col6">Identificação do nível de gatilho (dados obsoletos no buffer de recebimento)</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">0</entry>
+ <entry colname="col4">1</entry>
+ <entry colname="col5">Terceiro</entry>
+ <entry colname="col6">Transmissor tem espaço para mais palavras (THRE)</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">0</entry>
+ <entry colname="col4">0</entry>
+ <entry colname="col5">Quarto</entry>
+ <entry colname="col6">Alteração de status do modem (-CTS, -DSR, -RI ou -DCD)</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry spanname="2to6">Interromper Bit Pendente. Se este bit estiver definido como "0", pelo menos uma interrupção está pendente.</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x03</entry>
+ <entry>write/read</entry>
+ <entrytbl cols="5">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <colspec colnum="3" colname="col3"/>
+ <colspec colnum="4" colname="col4"/>
+ <colspec colnum="5" colname="col5"/>
+ <spanspec namest="col1" nameend="col5" spanname="1to5"/>
+ <spanspec namest="col2" nameend="col5" spanname="2to5"/>
+ <spanspec namest="col4" nameend="col5" spanname="4to5"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to5">Registro de Controle de Linha (LCR)</entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry spanname="2to5">Divisor Latch Access Bit (DLAB). Quando configurado, o acesso ao registro de transmissão / recepção de dados (THR / RBR) e ao Registro de Ativação de Interrupção (ITA) é desabilitado. Qualquer acesso a essas portas é agora redirecionado para os Registradores de Latch do Divisor. Definir esse bit, carregar os Registradores do Divisor e limpar o DLAB deve ser feito com as interrupções desativadas.</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry spanname="2to5">Set Break. Quando definido para "1", o transmissor começa a transmitir espaçamento contínuo até que este bit seja definido como "0". Isso substitui todos os bits de caracteres que estão sendo transmitidos.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry spanname="2to5">Paridade da varStick Parity. Quando a paridade está ativada, a configuração desse bit faz com que a paridade seja sempre "1" ou "0", com base no valor do Bit 4.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry spanname="2to5">Even Parity Select (EPS). Quando a paridade é ativada e o bit 5 é "0", a configuração desse bit faz com que a paridade par seja transmitida e esperada. Caso contrário, a paridade ímpar é usada.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry spanname="2to5">Parity Enable (PEN). Quando definido para "1", um bit de paridade é inserido entre o último bit dos dados e o bit de Stop. A UART também espera que a paridade esteja presente nos dados recebidos.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry spanname="2to5">Number of Stop Bits (STB). Se definido como "1" e usando palavras de dados de 5 bits, 1.5 bits de parada são transmitidos e esperados em cada palavra de dados. Para palavras de dados de 6, 7 e 8 bits, 2 Stop Bits são transmitidos e esperados. Quando este bit é definido como "0", um bit de parada é usado em cada palavra de dados.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry spanname="2to5">Comprimento de palavra selecione bit #1 (WLSB1)</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry spanname="2to5">Comprimento de palavra selecione bit #0 (WLSB0)</entry>
+ </row>
+
+ <row>
+ <entry spanname="2to5">Juntos, esses bits especificam o número de bits em cada palavra de dados.</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">1</entry>
+ <entry colname="col3">0</entry>
+ <entry spanname="4to5">Comprimento da palavra</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">0</entry>
+ <entry spanname="4to5">5 bits de dados</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">0</entry>
+ <entry colname="col3">1</entry>
+ <entry spanname="4to5">6 bits de dados</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">1</entry>
+ <entry colname="col3">0</entry>
+ <entry spanname="4to5">7 bits de dados</entry>
+ </row>
+
+ <row>
+ <entry colname="col2">1</entry>
+ <entry colname="col3">1</entry>
+ <entry spanname="4to5">8 bits de dados</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x04</entry>
+ <entry>write/read</entry>
+ <entrytbl cols="2">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <spanspec namest="col1" nameend="col2" spanname="1to2"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to2">Registro de Controle de Modem (MCR)</entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry>Reserved, always 0.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry>Loop-Back Enable. Quando definido para "1", o transmissor e o receptor UART são conectados internamente para permitir operações de diagnóstico. Além disso, as saídas de controle do modem UART são conectadas às entradas de controle do modem UART. O CTS está conectado a RTS, o DTR está conectado a DSR, o OUT1 está conectado a RI e o OUT 2 está conectado a DCD.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry>OUT 2. É uma saída auxiliar que o processador host pode definir como alta ou baixa. No adaptador serial IBM PC (e na maioria dos clones), OUT 2 é usado para triestar (desabilitar) o sinal de interrupção do UART 8250/16450/16550.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry>OUT 1. É uma saída auxiliar que o processador host pode definir como alta ou baixa. Essa saída não é usada no adaptador serial IBM PC.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry>Solicitação para enviar (RTS). Quando definido para "1", a saída da linha UART-RTS é Baixa (Ativo).</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry>Data Terminal Ready (DTR). Quando definido para "1", a saída da linha UART-DTR é baixa (ativa).</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x05</entry>
+ <entry>write/read</entry>
+ <entrytbl cols="2">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <spanspec namest="col1" nameend="col2" spanname="1to2"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to2">Registro de status de linha (LSR)</entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry>Error in Receiver FIFO. No UART 8250/16450, esse bit é zero. Esse bit é definido como "1" quando qualquer um dos bytes no FIFO tem uma ou mais das seguintes condições de erro: PE, FE ou BI.</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry>Transmitter Empty (TEMT). Quando definido para "1", não há palavras restantes no FIFO de transmissão ou no registrador de deslocamento de transmissão. O transmissor está completamente ocioso.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry>Transmissor Holding Register Empty (THRE). Quando definido para "1", o FIFO (ou registrador de retenção) agora tem espaço para pelo menos uma palavra adicional para transmitir. O transmissor ainda pode estar transmitindo quando este bit está definido para "1".</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry>Break Interrupt (BI). O receptor detectou um sinal de Break.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry>Framing Error (FE). Um Bit de Início foi detectado, mas o Bit de Stop não apareceu no horário esperado. A palavra recebida é provavelmente truncada.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry>Parity Error (PE). O bit de paridade estava incorreto para a palavra recebida.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry>Overrun Error (OE). Uma nova palavra foi recebida e não havia espaço no buffer de recebimento. A palavra recém-chegada no registrador de deslocamento é descartada. Nos UARTs 8250/16450, a palavra no registro de retenção é descartada e a palavra recém-chegada é colocada no registro de retenção.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry>Data Ready (DR). Uma ou mais palavras estão no FIFO de recepção que o host pode ler. Uma palavra deve ser completamente recebida e movida do registrador de deslocamento para o FIFO (ou registrador de sustentação para desenhos do 8250/16450) antes que este bit seja definido.</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x06</entry>
+ <entry>write/read</entry>
+ <entrytbl cols="2">
+ <colspec colnum="1" colname="col1"/>
+ <colspec colnum="2" colname="col2"/>
+ <spanspec namest="col1" nameend="col2" spanname="1to2"/>
+
+ <tbody>
+ <row>
+ <entry spanname="1to2">Registro de status de modem (MSR)</entry>
+ </row>
+
+ <row>
+ <entry>Bit 7</entry>
+ <entry>Data Carrier Detect (DCD). Reflete o estado da linha DCD no UART.</entry>
+ </row>
+
+ <row>
+ <entry>6 bits</entry>
+ <entry>Indicador de anel (RI). Reflete o estado da linha RI no UART.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 5</entry>
+ <entry>Conjunto de dados pronto (DSR). Reflete o estado da linha DSR no UART.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 4</entry>
+ <entry>Limpar para enviar (CTS). Reflete o estado da linha CTS no UART.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 3</entry>
+ <entry>Delta Data Carrier Detect (DDCD). Defina para "1" se a linha -DCD mudou de estado mais uma vez desde a última vez em que o MSR foi lido pelo host.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 2</entry>
+ <entry>Trailing Edge Ring Indicator (TERI). Defina para "1" se a linha -RI teve uma transição baixa para alta desde a última vez em que o MSR foi lido pelo host.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 1</entry>
+ <entry>Delta Data Set Ready (DDSR). Defina para "1" se a linha -DSR mudou de estado mais uma vez desde a última vez em que o MSR foi lido pelo host.</entry>
+ </row>
+
+ <row>
+ <entry>Bit 0</entry>
+ <entry>Delta Clear To Send (DCTS). Defina para "1" se a linha -CTS mudou de estado mais uma vez desde a última vez em que o MSR foi lido pelo host.</entry>
+ </row>
+ </tbody>
+ </entrytbl>
+ </row>
+
+ <row>
+ <entry>+0x07</entry>
+ <entry>write/read</entry>
+ <entry>Scratch Register (SCR). Este registro não executa nenhuma função no UART. Qualquer valor pode ser gravado pelo host para este local e lido pelo host mais tarde.</entry>
+ </row>
+ </tbody>
+ </tgroup>
+ </informaltable>
+ </sect2>
+
+ <sect2>
+ <title>Além do UART 16550A</title>
+
+ <para>Embora a National Semiconductor não tenha oferecido nenhum componente compatível com o 16550 que forneça recursos adicionais, vários outros fornecedores oferecem. Alguns desses componentes são descritos abaixo. Deve ser entendido que para utilizar efetivamente essas melhorias, os drivers podem ter que ser fornecidos pelo fornecedor do chip, já que a maioria dos sistemas operacionais populares não suportam recursos além daqueles fornecidos pelo 16550.</para>
+
+ <variablelist>
+ <varlistentry>
+ <term>ST16650</term>
+
+ <listitem>
+ <para>Por padrão, essa peça é semelhante ao NS16550A, mas um buffer de envio e recebimento de 32 bytes estendido pode ser opcionalmente ativado. Fabricado pela StarTech.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>TIL16660</term>
+
+ <listitem>
+ <para>Por padrão, essa peça se comporta de maneira semelhante ao NS16550A, mas um buffer de envio e recebimento de 64 bytes estendido pode ser opcionalmente ativado. Fabricado pela Texas Instruments.</para>
+ </listitem>
+ </varlistentry>
+
+ <varlistentry>
+ <term>Hayes ESP</term>
+
+ <listitem>
+ <para>Esta placa plug-in proprietária contém um buffer de envio e recebimento de 2048 bytes e suporta taxas de dados de até 230,4 Kbit/s. Fabricada pela Hayes.</para>
+ </listitem>
+ </varlistentry>
+ </variablelist>
+
+ <para>Além desses UARTs <quote>dumb</quote>, muitos fornecedores produzem placas de comunicação serial inteligentes. Esse tipo de design geralmente fornece um microprocessador que faz interface com vários UARTs, processa e armazena os dados em buffer e, em seguida, alerta o processador principal do PC quando necessário. Como os UARTs não são acessados ​​diretamente pelo processador do PC nesse tipo de sistema de comunicação, não é necessário que o fornecedor use UARTs compatíveis com o UART 8250, 16450 ou 16550. Isso deixa o designer livre para usar componentes que tenham melhores características de desempenho.</para>
+ </sect2>
+ </sect1>
+
+ <sect1 xml:id="sio">
+ <title>Configurando o driver <filename>sio</filename></title>
+
+ <para>O driver <filename>sio</filename> fornece suporte para interfaces de comunicação EIA RS-232C (CCITT V.24) baseadas em NS8250-, NS16450-, NS16550 e NS16550A. Várias placas multiportas também são suportadas. Consulte a página de manual <citerefentry><refentrytitle>sio</refentrytitle><manvolnum>4</manvolnum> </citerefentry> para obter documentação técnica detalhada.</para>
+
+ <sect2>
+ <title>Digi International (DigiBoard) PC/8</title>
+
+ <para><emphasis>Contribuição de Andrew Webster <email>awebster@pubnix.net</email>. 26 de agosto de 1995.</emphasis></para>
+
+ <para>Aqui está um trecho de configuração de uma máquina com uma placa Digi International PC/8 com 16550. Ela tem 8 modems conectados a essas 8 linhas e eles funcionam muito bem. Não se esqueça de adicionar <literal>options COM_MULTIPORT</literal> ao seu kernel ou ela não funcionará muito bem!</para>
+
+ <programlisting>device sio4 at isa? port 0x100 flags 0xb05
+device sio5 at isa? port 0x108 flags 0xb05
+device sio6 at isa? port 0x110 flags 0xb05
+device sio7 at isa? port 0x118 flags 0xb05
+device sio8 at isa? port 0x120 flags 0xb05
+device sio9 at isa? port 0x128 flags 0xb05
+device sio10 at isa? port 0x130 flags 0xb05
+device sio11 at isa? port 0x138 flags 0xb05 irq 9</programlisting>
+
+ <para>O truque para configurá-la é que o MSB dos flags representa a última porta SIO, neste caso 11, então as flags são 0xb05.</para>
+ </sect2>
+
+ <sect2>
+ <title>Boca 16</title>
+
+ <para><emphasis>Contribuição de Don Whiteside <email>whiteside@acm.org</email>. 26 de agosto de 1995.</emphasis></para>
+
+ <para>Os procedimentos para fazer uma placa multiporta Boca 16 funcionar com o FreeBSD são bastante diretos, mas você precisará de algumas coisas para fazê-la funcionar:</para>
+
+ <orderedlist>
+ <listitem>
+ <para>Você precisa do código fonte do kernel instalado para poder recompilar as opções necessárias ou precisará de alguém para compilá-las para você. O kernel padrão 2.0.5 <emphasis>não</emphasis> vem com suporte a múltiplas portas ativado e você precisará adicionar uma entrada de dispositivo para cada porta de qualquer maneira.</para>
+ </listitem>
+
+ <listitem>
+ <para>Dois, você precisará saber a configuração de interrupção e de I/O da sua placa Boca para que você possa definir essas opções corretamente no kernel.</para>
+ </listitem>
+ </orderedlist>
+
+ <para>Uma nota importante - os chips UART reais para a Boca 16 estão nos conectores, não na própria placa interna. Então, se você os tiver desconectado, os probes destas portas falharão. Eu nunca testei a inicialização com a caixa desconectada e conectando-a novamente, e sugiro que você também não o faça.</para>
+
+ <para>Se você ainda não tiver um arquivo de configuração de kernel personalizado, consulte o capitulo <link xlink:href="@@URL_RELPREFIX@@/doc/en_US.ISO8859-1/books/handbook/kernelconfig.html">Configuração do Kernel </link> no Handbook do FreeBSD para os procedimentos gerais. A seguir estão as especificações para a placa Boca 16 e supõe-se que você esteja usando o nome do kernel MYKERNEL e editando com o vi.</para>
+
+ <procedure>
+ <step>
+ <para>Adicione a linha <programlisting>options COM_MULTIPORT</programlisting> ao arquivo de configuração.</para>
+ </step>
+
+ <step>
+ <para>Onde as linhas atuais do dispositivo <literal>device sio<replaceable>n</replaceable></literal> estão, você precisará adicionar mais 16 dispositivos. O exemplo a seguir é para uma placa Boca com uma interrupção de 3 e um endereço de IO base de 100h. O endereço IO para cada porta é +8 hexadecimal da porta anterior, portanto, os endereços são 100h, 108h, 110h ....</para>
+
+ <programlisting>device sio1 at isa? port 0x100 flags 0x1005
+device sio2 at isa? port 0x108 flags 0x1005
+device sio3 at isa? port 0x110 flags 0x1005
+device sio4 at isa? port 0x118 flags 0x1005
+…
+device sio15 at isa? port 0x170 flags 0x1005
+device sio16 at isa? port 0x178 flags 0x1005 irq 3</programlisting>
+
+ <para>A entrada de flags <emphasis>deve</emphasis> ser alterada deste exemplo, a menos que você esteja usando exatamente as mesmas atribuições de sio. As sinalizações são definidas de acordo com 0x<replaceable>M</replaceable><replaceable>YY</replaceable> onde <replaceable>M</replaceable> indica o número menor da porta principal (a última porta em uma Boca 16) e <replaceable>YY</replaceable> indica se o FIFO está ativado ou desativado (ativado), o compartilhamento de IRQ é usado (sim) e se há um registro de controle de IRQ compatível com AST/4 (não). Neste exemplo, <programlisting> flags
+ 0x1005</programlisting> indica que a porta principal é a sio16. Se eu adicionasse outra placa e atribuísse do sio17 até sio28, os sinalizadores para todas as 16 portas <emphasis>nesta</emphasis> placa seriam 0x1C05, onde 1C indica o menor número da porta principal. Não altere a configuração 05.</para>
+ </step>
+
+ <step>
+ <para>Salve e complete a configuração do kernel, recompile, instale e reinicialize. Presumindo que você tenha instalado com sucesso o kernel recompilado e configurado para o endereço e IRQ correto, sua mensagem de boot deve indicar o teste bem-sucedido das portas Boca da seguinte forma: (obviamente os números sio, IO e IRQ podem ser diferentes)</para>
+
+ <screen>sio1 at 0x100-0x107 flags 0x1005 on isa
+sio1: type 16550A (multiport)
+sio2 at 0x108-0x10f flags 0x1005 on isa
+sio2: type 16550A (multiport)
+sio3 at 0x110-0x117 flags 0x1005 on isa
+sio3: type 16550A (multiport)
+sio4 at 0x118-0x11f flags 0x1005 on isa
+sio4: type 16550A (multiport)
+sio5 at 0x120-0x127 flags 0x1005 on isa
+sio5: type 16550A (multiport)
+sio6 at 0x128-0x12f flags 0x1005 on isa
+sio6: type 16550A (multiport)
+sio7 at 0x130-0x137 flags 0x1005 on isa
+sio7: type 16550A (multiport)
+sio8 at 0x138-0x13f flags 0x1005 on isa
+sio8: type 16550A (multiport)
+sio9 at 0x140-0x147 flags 0x1005 on isa
+sio9: type 16550A (multiport)
+sio10 at 0x148-0x14f flags 0x1005 on isa
+sio10: type 16550A (multiport)
+sio11 at 0x150-0x157 flags 0x1005 on isa
+sio11: type 16550A (multiport)
+sio12 at 0x158-0x15f flags 0x1005 on isa
+sio12: type 16550A (multiport)
+sio13 at 0x160-0x167 flags 0x1005 on isa
+sio13: type 16550A (multiport)
+sio14 at 0x168-0x16f flags 0x1005 on isa
+sio14: type 16550A (multiport)
+sio15 at 0x170-0x177 flags 0x1005 on isa
+sio15: type 16550A (multiport)
+sio16 at 0x178-0x17f irq 3 flags 0x1005 on isa
+sio16: type 16550A (multiport master)</screen>
+
+ <para>Se as mensagens forem muito rápidas para serem visualizadas, <screen><prompt>#</prompt> <userinput>dmesg | more</userinput></screen> mostrará as mensagens de inicialização.</para>
+ </step>
+
+ <step>
+ <para>Em seguida, as entradas apropriadas em <filename>/dev</filename> para os dispositivos devem ser criadas usando o script <filename>/dev/MAKEDEV</filename>. Esta etapa pode ser omitida se você estiver executando o FreeBSD 5.X com um kernel que tenha sido compilado com o suporte ao <citerefentry vendor="current"><refentrytitle>devfs</refentrytitle><manvolnum>5</manvolnum></citerefentry>.</para>
+
+ <para>Se você precisar criar as entradas <filename>/dev</filename>, execute o seguinte como <systemitem class="username">root</systemitem>:</para>
+
+ <screen><prompt>#</prompt> <userinput>cd /dev</userinput>
+<prompt>#</prompt> <userinput>./MAKEDEV tty1</userinput>
+<prompt>#</prompt> <userinput>./MAKEDEV cua1</userinput>
+<emphasis>(everything in between)</emphasis>
+<prompt>#</prompt> <userinput>./MAKEDEV ttyg</userinput>
+<prompt>#</prompt> <userinput>./MAKEDEV cuag</userinput></screen>
+
+ <para>Se você não quiser ou precisar de dispositivos de chamada por algum motivo, você pode dispensar o uso dos dispositivos <filename>cua*</filename>.</para>
+ </step>
+
+ <step>
+ <para>Se você quiser uma maneira rápida e desleixada de se certificar de que os dispositivos estão funcionando, você pode simplesmente conectar um modem em cada porta e (como root) <screen><prompt>#</prompt> <userinput>echo at &gt; ttyd*</userinput></screen> para cada dispositivo que você fez. Você <emphasis>deve</emphasis> ver as luzes RX piscando para cada porta em funcionamento.</para>
+ </step>
+ </procedure>
+ </sect2>
+
+ <sect2>
+ <title>Suporte para cartões Multi-UART baratos</title>
+
+ <para><emphasis>Contribuição de Helge Oldach <email>hmo@sep.hamburg.com</email>, setembro de 1999</emphasis></para>
+
+ <para>Já se perguntou se o FreeBSD suporta a sua placa multi-I/O de US$ 20 com duas (ou mais) portas COM, compartilhando IRQs? Aqui está como:</para>
+
+ <para>Normalmente, a única opção para suportar esse tipo de placa é usar um IRQ distinto para cada porta. Por exemplo, se a placa da CPU tiver uma porta <filename>COM1</filename> integrada (também conhecida como <filename>sio0</filename> - endereço de I/O 0x3F8 e IRQ 4) e você tiver uma placa de extensão com dois UARTs , você normalmente precisará configurá-los como <filename>COM2</filename> (também conhecido como <filename>sio1</filename> - endereço de I/O 0x2F8 e IRQ 3) e a terceira porta (também conhecida como <filename>sio2</filename>) como I/O 0x3E8 e IRQ 5. Obviamente, isso é um desperdício de recursos de IRQ, já que deve ser basicamente possível executar ambas as portas da placa de extensão usando um único IRQ com a configuração <literal>COM_MULTIPORT</literal> descrita nas seções anteriores.</para>
+
+ <para>Essas placas de I/O baratas geralmente têm uma matriz de jumpers de 4 por 3 para as portas COM, semelhante à seguinte:</para>
+
+<programlisting> o o o *
+Port A |
+ o * o *
+Port B |
+ o * o o
+IRQ 2 3 4 5</programlisting>
+
+ <para>É mostrada aqui a porta A com fiação para IRQ 5 e a porta B com fiação para IRQ 3. As colunas de IRQ em sua placa específica podem variar - outras placas podem fornecer jumpers para IRQs 3, 4, 5 e 7.</para>
+
+ <para>Pode-se concluir que a fiação de ambas as portas para o IRQ 3 usando um jumper feito a mão e feito à mão cobrindo todos os três pontos de conexão na coluna IRQ 3 resolveria o problema, mas não. Você não pode duplicar o IRQ 3 porque os drivers de saída de cada UART estão conectados de forma <quote>totem pole</quote>, portanto, se um dos UARTs ativar o IRQ 3, o sinal de saída não será o esperado. Dependendo da implementação da placa de extensão ou da placa-mãe, a linha IRQ 3 permanecerá sempre ativa ou sempre baixa.</para>
+
+ <para>Você precisa separar os drivers de IRQ para as duas UARTs, de modo que a linha IRQ da placa só suba se (e somente se) uma das UARTs ativar uma IRQ e permanecendo abaixo de outra forma. A solução foi proposta por Joerg Wunsch <email>j@ida.interface-business.de</email>: Soldar um cabo - ou consistindo de dois diodos (de Germânio ou do tipo-Schottky são fortemente preferidos) e um resistor de 1 kOhm. Aqui está o esquema, a partir do campo de jumper 4 por 3 acima:</para>
+
+<programlisting> Diode
+ +----------&gt;|-------+
+ / |
+ o * o o | 1 kOhm
+Port A +----|######|-------+
+ o * o o | |
+Port B `-------------------+ ==+==
+ o * o o | Ground
+ \ |
+ +---------&gt;|-------+
+IRQ 2 3 4 5 Diode</programlisting>
+
+ <para>Os cátodos dos diodos estão conectados a um ponto comum, junto com um resistor de 1 kOhm. É essencial conectar o resistor ao terra para evitar a flutuação da linha IRQ no barramento.</para>
+
+ <para>Agora estamos prontos para configurar um kernel. Ficando com este exemplo, nós configuraríamos:</para>
+
+ <programlisting># standard on-board COM1 port
+device sio0 at isa? port "IO_COM1" flags 0x10
+# patched-up multi-I/O extension board
+options COM_MULTIPORT
+device sio1 at isa? port "IO_COM2" flags 0x205
+device sio2 at isa? port "IO_COM3" flags 0x205 irq 3</programlisting>
+
+ <para>Note que a configuração das <literal>flags</literal> para <filename>sio1</filename> e <filename>sio2</filename> é realmente essencial; consulte <citerefentry><refentrytitle>sio</refentrytitle><manvolnum>4</manvolnum></citerefentry> para detalhes. (Geralmente, o <literal>2</literal> no atributo "flags" refere-se ao <filename>sio</filename>2 que contém o IRQ, e você certamente deseja um "nibble" abaixo de <literal>5</literal>. ) Com o modo verboso do kernel ativado, isso deve render algo semelhante a isto:</para>
+
+ <screen>sio0: irq maps: 0x1 0x11 0x1 0x1
+sio0 at 0x3f8-0x3ff irq 4 flags 0x10 on isa
+sio0: type 16550A
+sio1: irq maps: 0x1 0x9 0x1 0x1
+sio1 at 0x2f8-0x2ff flags 0x205 on isa
+sio1: type 16550A (multiport)
+sio2: irq maps: 0x1 0x9 0x1 0x1
+sio2 at 0x3e8-0x3ef irq 3 flags 0x205 on isa
+sio2: type 16550A (multiport master)</screen>
+
+ <para>Embora o <filename>/sys/i386/isa/sio.c</filename> seja um pouco enigmático com o uso do array <quote>irq maps</quote> acima, a ideia básica é que você observe <literal>0x1</literal> no primeiro, terceiro e quarto lugar. Isso significa que o IRQ correspondente foi definido na saída e limpo depois, o que é exatamente o que esperaríamos. Se o seu kernel não exibir esse comportamento, provavelmente há algo errado com a sua fiação.</para>
+ </sect2>
+ </sect1>
+
+ <sect1 xml:id="cy">
+ <title>Configurando o driver <filename>cy</filename></title>
+
+ <para><emphasis>Contribuição de Alex Nash. 6 de Junho de 1996.</emphasis></para>
+
+ <para>As placas multiseriais da Cyclades são baseadas no driver <filename>cy</filename> em vez do driver usual <filename>sio</filename> usado por outras placas multiseriais. Configuração é uma simples questão de:</para>
+
+ <procedure>
+ <step>
+ <para>Adicione o dispositivo <filename>cy</filename> à sua configuração do kernel (observe que suas configurações irq e iomem podem ser diferentes).</para>
+
+ <programlisting>device cy0 at isa? irq 10 iomem 0xd4000 iosiz 0x2000</programlisting>
+ </step>
+
+ <step>
+ <para>Recompile e instale o novo kernel.</para>
+ </step>
+
+ <step>
+ <para>Crie os device nodes digitando (o exemplo a seguir assume uma placa de 8 portas) <footnote>
+ <para>Você pode omitir esta parte se você estiver executando o FreeBSD 5.X com <citerefentry vendor="current"><refentrytitle>devfs</refentrytitle><manvolnum>5</manvolnum></citerefentry>.</para>
+ </footnote>:</para>
+
+ <screen><prompt>#</prompt> <userinput>cd /dev</userinput>
+<prompt>#</prompt> <userinput>for i in 0 1 2 3 4 5 6 7;do ./MAKEDEV cuac$i ttyc$i;done</userinput></screen>
+ </step>
+
+ <step>
+ <para>Se apropriado, adicione entradas de discagem ao <filename>/etc/ttys</filename> duplicando as entradas dos dispositivos seriais (<literal>ttyd</literal>) e usando <literal>ttyc</literal> no lugar de <literal>ttyd</literal>. Por exemplo:</para>
+
+ <programlisting>ttyc0 "/usr/libexec/getty std.38400" unknown on insecure
+ttyc1 "/usr/libexec/getty std.38400" unknown on insecure
+ttyc2 "/usr/libexec/getty std.38400" unknown on insecure
+…
+ttyc7 "/usr/libexec/getty std.38400" unknown on insecure</programlisting>
+ </step>
+
+ <step>
+ <para>Reinicie com o novo kernel.</para>
+ </step>
+ </procedure>
+ </sect1>
+
+ <sect1>
+ <title>Configurando o driver <filename>si</filename></title>
+
+ <para><emphasis>Contribuição de Nick Sayer <email>nsayer@FreeBSD.org</email>. 25 de Março de 1998.</emphasis></para>
+
+ <para>As placas multiportas Specialix SI/XIO e SX usam o driver <filename>si</filename>. Uma única máquina pode ter até 4 placas host. As seguintes placas host são suportadas:</para>
+
+ <itemizedlist>
+ <listitem><para>ISA SI/XIO host card (2 versions)</para></listitem>
+ <listitem><para>EISA SI/XIO host card</para></listitem>
+ <listitem><para>PCI SI/XIO host card</para></listitem>
+ <listitem><para>ISA SX host card</para></listitem>
+ <listitem><para>PCI SX host card</para></listitem>
+ </itemizedlist>
+
+ <para>Embora as placas host SX e SI/XIO pareçam marcadamente diferentes, sua funcionalidade é basicamente a mesma. Os cartões de host não usam locais de I/O, mas exigem um bloco de memória de 32K. A configuração de fábrica para cartões ISA coloca isso em <literal>0xd0000-0xd7fff</literal>. Elas também exigem um IRQ. As placas PCI, é claro, se configuram automaticamente.</para>
+
+ <para>Você pode anexar até 4 módulos externos a cada placa de host. Os módulos externos contêm 4 ou 8 portas seriais. Eles vêm nas seguintes variedades:</para>
+
+ <itemizedlist>
+ <listitem><para>Módulos de portas SI 4 ou 8. Até 57600 bps em cada porta suportada.</para></listitem>
+
+ <listitem><para>Módulos de porta XIO 8. Até 115.200 bps em cada porta suportada. Um tipo de módulo XIO possui 7 portas seriais e 1 porta paralela.</para></listitem>
+
+ <listitem><para>Módulos de porta SXDC 8. Até 921.600 bps em cada porta suportada. Tal como no XIO, um módulo está disponível com uma porta paralela também.</para></listitem>
+ </itemizedlist>
+
+ <para>Para configurar uma placa de host ISA, adicione a seguinte linha ao seu arquivo de configuração do kernel, alterando os números conforme apropriado:</para>
+
+ <programlisting>device si0 at isa? iomem 0xd0000 irq 11</programlisting>
+
+ <para>Números de IRQ válidos são 9, 10, 11, 12 e 15 para placas host SX ISA e 11, 12 e 15 para placas host ISA/XIO ISA.</para>
+
+ <para>Para configurar uma placa de host EISA ou PCI, use esta linha:</para>
+
+ <programlisting>device si0</programlisting>
+
+ <para>Depois de adicionar a entrada de configuração, recompile e instale seu novo kernel.</para>
+
+ <note>
+ <para>A etapa seguinte, não é necessária se você estiver usando o <citerefentry vendor="current"><refentrytitle>devfs</refentrytitle><manvolnum>5</manvolnum></citerefentry> no FreeBSD 5.<replaceable>X</replaceable>.</para>
+ </note>
+
+ <para>Após a reinicialização com o novo kernel, você precisa criar os device nodes no <filename>/dev</filename>. O script <filename>MAKEDEV</filename> cuidará disso para você. Conte quantas portas totais você tem e digite:</para>
+
+ <screen><prompt>#</prompt> <userinput>cd /dev</userinput>
+<prompt>#</prompt> <userinput>./MAKEDEV ttyA<replaceable>nn</replaceable> cuaA<replaceable>nn</replaceable></userinput></screen>
+
+ <para>(no qual <replaceable>nn</replaceable> é o número de portas)</para>
+
+ <para>Se você quiser que as solicitações de login apareçam nessas portas, você precisará adicionar linhas como esta para <filename>/etc/ttys</filename>:</para>
+
+ <programlisting>ttyA01 "/usr/libexec/getty std.9600" vt100 on insecure</programlisting>
+
+ <para>Altere o tipo de terminal conforme apropriado. Para modems, <userinput>dialup</userinput> ou <userinput>unknown</userinput> está bem.</para>
+
+ </sect1>
+
+</article>