aboutsummaryrefslogtreecommitdiff
path: root/test/CodeGen/X86/vec_shift8.ll
blob: 9d19f667ea9b23d76842c001856901999d818d03 (plain) (blame)
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
270
271
272
273
274
275
276
277
278
279
280
281
282
283
284
285
286
287
288
289
290
291
292
293
294
295
296
297
298
299
300
301
302
303
304
305
306
307
308
309
310
311
312
313
314
315
316
317
318
319
320
321
322
323
324
325
326
327
328
329
330
331
332
333
334
335
336
337
338
339
340
341
342
343
344
345
346
347
348
349
350
351
352
353
354
355
356
357
358
359
360
361
362
363
364
365
366
367
368
369
370
371
372
373
374
375
376
377
378
379
380
381
382
383
384
385
386
387
388
389
390
391
392
393
394
395
396
397
398
399
400
401
402
403
404
405
406
407
408
409
410
411
412
413
414
415
416
417
418
419
420
421
422
423
424
425
426
427
428
429
430
431
432
433
434
435
436
437
438
439
440
441
442
443
444
445
446
447
448
449
450
451
452
453
454
455
456
457
458
459
460
461
462
463
464
465
466
467
468
469
470
471
472
473
474
475
476
477
478
479
480
481
482
483
484
485
486
487
488
489
490
491
492
493
494
495
496
497
498
499
500
501
502
503
504
505
506
507
508
509
510
511
512
513
514
515
516
517
518
519
520
521
522
523
524
525
526
527
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefix=SSE2
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefix=SSE41
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefix=AVX

;
; Vectorized integer shifts
;

define <2 x i64> @shl_8i16(<8 x i16> %r, <8 x i16> %a) nounwind readnone ssp {
entry:
; ALL-NOT: shll
;
; SSE2:       psllw   $12, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psllw   $8, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psllw   $4, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psllw   $2, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  psraw   $15, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  pandn   %xmm0, %xmm2
; SSE2-NEXT:  psllw   $1, %xmm0
; SSE2-NEXT:  pand    %xmm1, %xmm0
; SSE2-NEXT:  por     %xmm2, %xmm0
; SSE2-NEXT:  retq
;
; SSE41:      movdqa   %xmm0, %xmm2
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: psllw    $12, %xmm0
; SSE41-NEXT: psllw    $4, %xmm1
; SSE41-NEXT: por      %xmm0, %xmm1
; SSE41-NEXT: movdqa   %xmm1, %xmm3
; SSE41-NEXT: paddw    %xmm3, %xmm3
; SSE41-NEXT: movdqa   %xmm2, %xmm4
; SSE41-NEXT: psllw    $8, %xmm4
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm4, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm1
; SSE41-NEXT: psllw    $4, %xmm1
; SSE41-NEXT: movdqa   %xmm3, %xmm0
; SSE41-NEXT: pblendvb %xmm1, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm1
; SSE41-NEXT: psllw    $2, %xmm1
; SSE41-NEXT: paddw    %xmm3, %xmm3
; SSE41-NEXT: movdqa   %xmm3, %xmm0
; SSE41-NEXT: pblendvb %xmm1, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm1
; SSE41-NEXT: psllw    $1, %xmm1
; SSE41-NEXT: paddw    %xmm3, %xmm3
; SSE41-NEXT: movdqa   %xmm3, %xmm0
; SSE41-NEXT: pblendvb %xmm1, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm0
; SSE41-NEXT: retq
;
; AVX:        vpsllw    $12, %xmm1, %xmm2
; AVX-NEXT:   vpsllw    $4, %xmm1, %xmm1
; AVX-NEXT:   vpor      %xmm2, %xmm1, %xmm1
; AVX-NEXT:   vpaddw    %xmm1, %xmm1, %xmm2
; AVX-NEXT:   vpsllw    $8, %xmm0, %xmm3
; AVX-NEXT:   vpblendvb %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:   vpsllw    $4, %xmm0, %xmm1
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   vpsllw    $2, %xmm0, %xmm1
; AVX-NEXT:   vpaddw    %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   vpsllw    $1, %xmm0, %xmm1
; AVX-NEXT:   vpaddw    %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   retq
  %shl = shl <8 x i16> %r, %a
  %tmp2 = bitcast <8 x i16> %shl to <2 x i64>
  ret <2 x i64> %tmp2
}

define <2 x i64> @shl_16i8(<16 x i8> %r, <16 x i8> %a) nounwind readnone ssp {
entry:
; SSE2:       psllw   $5, %xmm1
; SSE2-NEXT:  pxor    %xmm2, %xmm2
; SSE2-NEXT:  pxor    %xmm3, %xmm3
; SSE2-NEXT:  pcmpgtb %xmm1, %xmm3
; SSE2-NEXT:  movdqa  %xmm3, %xmm4
; SSE2-NEXT:  pandn   %xmm0, %xmm4
; SSE2-NEXT:  psllw   $4, %xmm0
; SSE2-NEXT:  pand    {{.*}}(%rip), %xmm0
; SSE2-NEXT:  pand    %xmm3, %xmm0
; SSE2-NEXT:  por     %xmm4, %xmm0
; SSE2-NEXT:  paddb   %xmm1, %xmm1
; SSE2-NEXT:  pxor    %xmm3, %xmm3
; SSE2-NEXT:  pcmpgtb %xmm1, %xmm3
; SSE2-NEXT:  movdqa  %xmm3, %xmm4
; SSE2-NEXT:  pandn   %xmm0, %xmm4
; SSE2-NEXT:  psllw   $2, %xmm0
; SSE2-NEXT:  pand    {{.*}}(%rip), %xmm0
; SSE2-NEXT:  pand    %xmm3, %xmm0
; SSE2-NEXT:  por     %xmm4, %xmm0
; SSE2-NEXT:  paddb   %xmm1, %xmm1
; SSE2-NEXT:  pcmpgtb %xmm1, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm1
; SSE2-NEXT:  pandn   %xmm0, %xmm1
; SSE2-NEXT:  paddb   %xmm0, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm1, %xmm0
; SSE2-NEXT:  retq
;
; SSE41:      movdqa   %xmm0, %xmm2
; SSE41-NEXT: psllw    $5, %xmm1
; SSE41-NEXT: movdqa   %xmm2, %xmm3
; SSE41-NEXT: psllw    $4, %xmm3
; SSE41-NEXT: pand     {{.*}}(%rip), %xmm3
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm3, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm3
; SSE41-NEXT: psllw    $2, %xmm3
; SSE41-NEXT: pand     {{.*}}(%rip), %xmm3
; SSE41-NEXT: paddb    %xmm1, %xmm1
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm3, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm3
; SSE41-NEXT: paddb    %xmm3, %xmm3
; SSE41-NEXT: paddb    %xmm1, %xmm1
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm3, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm0
; SSE41-NEXT: retq
;
; AVX:        vpsllw    $5, %xmm1, %xmm1
; AVX-NEXT:   vpsllw    $4, %xmm0, %xmm2
; AVX-NEXT:   vpand     {{.*}}(%rip), %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm1, %xmm2, %xmm0, %xmm0
; AVX-NEXT:   vpsllw    $2, %xmm0, %xmm2
; AVX-NEXT:   vpand     {{.*}}(%rip), %xmm2, %xmm2
; AVX-NEXT:   vpaddb    %xmm1, %xmm1, %xmm1
; AVX-NEXT:   vpblendvb %xmm1, %xmm2, %xmm0, %xmm0
; AVX-NEXT:   vpaddb    %xmm0, %xmm0, %xmm2
; AVX-NEXT:   vpaddb    %xmm1, %xmm1, %xmm1
; AVX-NEXT:   vpblendvb %xmm1, %xmm2, %xmm0, %xmm0
; AVX-NEXT:   retq
  %shl = shl <16 x i8> %r, %a
  %tmp2 = bitcast <16 x i8> %shl to <2 x i64>
  ret <2 x i64> %tmp2
}

define <2 x i64> @ashr_8i16(<8 x i16> %r, <8 x i16> %a) nounwind readnone ssp {
entry:
; ALL-NOT: sarw
;
; SSE2:       psllw   $12, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psraw   $8, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psraw   $4, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psraw   $2, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  psraw   $15, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  pandn   %xmm0, %xmm2
; SSE2-NEXT:  psraw   $1, %xmm0
; SSE2-NEXT:  pand    %xmm1, %xmm0
; SSE2-NEXT:  por     %xmm2, %xmm0
; SSE2-NEXT:  retq
;
; SSE41:      movdqa    %xmm0, %xmm2
; SSE41-NEXT: movdqa    %xmm1, %xmm0
; SSE41-NEXT: psllw     $12, %xmm0
; SSE41-NEXT: psllw     $4, %xmm1
; SSE41-NEXT: por       %xmm0, %xmm1
; SSE41-NEXT: movdqa    %xmm1, %xmm3
; SSE41-NEXT: paddw     %xmm3, %xmm3
; SSE41-NEXT: movdqa    %xmm2, %xmm4
; SSE41-NEXT: psraw     $8, %xmm4
; SSE41-NEXT: movdqa    %xmm1, %xmm0
; SSE41-NEXT: pblendvb  %xmm4, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm1
; SSE41-NEXT: psraw     $4, %xmm1
; SSE41-NEXT: movdqa    %xmm3, %xmm0
; SSE41-NEXT: pblendvb  %xmm1, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm1
; SSE41-NEXT: psraw     $2, %xmm1
; SSE41-NEXT: paddw     %xmm3, %xmm3
; SSE41-NEXT: movdqa    %xmm3, %xmm0
; SSE41-NEXT: pblendvb  %xmm1, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm1
; SSE41-NEXT: psraw     $1, %xmm1
; SSE41-NEXT: paddw     %xmm3, %xmm3
; SSE41-NEXT: movdqa    %xmm3, %xmm0
; SSE41-NEXT: pblendvb  %xmm1, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm0
; SSE41-NEXT: retq
;
; AVX:        vpsllw    $12, %xmm1, %xmm2
; AVX-NEXT:   vpsllw    $4, %xmm1, %xmm1
; AVX-NEXT:   vpor      %xmm2, %xmm1, %xmm1
; AVX-NEXT:   vpaddw    %xmm1, %xmm1, %xmm2
; AVX-NEXT:   vpsraw    $8, %xmm0, %xmm3
; AVX-NEXT:   vpblendvb %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:   vpsraw    $4, %xmm0, %xmm1
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   vpsraw    $2, %xmm0, %xmm1
; AVX-NEXT:   vpaddw    %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   vpsraw    $1, %xmm0, %xmm1
; AVX-NEXT:   vpaddw    %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   retq
  %ashr = ashr <8 x i16> %r, %a
  %tmp2 = bitcast <8 x i16> %ashr to <2 x i64>
  ret <2 x i64> %tmp2
}

define <2 x i64> @ashr_16i8(<16 x i8> %r, <16 x i8> %a) nounwind readnone ssp {
entry:
; ALL-NOT: sarb
;
; SSE2:       punpckhbw {{.*#}} xmm2 = xmm2[8],xmm0[8],xmm2[9],xmm0[9],xmm2[10],xmm0[10],xmm2[11],xmm0[11],xmm2[12],xmm0[12],xmm2[13],xmm0[13],xmm2[14],xmm0[14],xmm2[15],xmm0[15]
; SSE2-NEXT:  psllw     $5, %xmm1
; SSE2-NEXT:  punpckhbw {{.*#}} xmm4 = xmm4[8],xmm1[8],xmm4[9],xmm1[9],xmm4[10],xmm1[10],xmm4[11],xmm1[11],xmm4[12],xmm1[12],xmm4[13],xmm1[13],xmm4[14],xmm1[14],xmm4[15],xmm1[15]
; SSE2-NEXT:  pxor      %xmm3, %xmm3
; SSE2-NEXT:  pxor      %xmm5, %xmm5
; SSE2-NEXT:  pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:  movdqa    %xmm5, %xmm6
; SSE2-NEXT:  pandn     %xmm2, %xmm6
; SSE2-NEXT:  psraw     $4, %xmm2
; SSE2-NEXT:  pand      %xmm5, %xmm2
; SSE2-NEXT:  por       %xmm6, %xmm2
; SSE2-NEXT:  paddw     %xmm4, %xmm4
; SSE2-NEXT:  pxor      %xmm5, %xmm5
; SSE2-NEXT:  pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:  movdqa    %xmm5, %xmm6
; SSE2-NEXT:  pandn     %xmm2, %xmm6
; SSE2-NEXT:  psraw     $2, %xmm2
; SSE2-NEXT:  pand      %xmm5, %xmm2
; SSE2-NEXT:  por       %xmm6, %xmm2
; SSE2-NEXT:  paddw     %xmm4, %xmm4
; SSE2-NEXT:  pxor      %xmm5, %xmm5
; SSE2-NEXT:  pcmpgtw   %xmm4, %xmm5
; SSE2-NEXT:  movdqa    %xmm5, %xmm4
; SSE2-NEXT:  pandn     %xmm2, %xmm4
; SSE2-NEXT:  psraw     $1, %xmm2
; SSE2-NEXT:  pand      %xmm5, %xmm2
; SSE2-NEXT:  por       %xmm4, %xmm2
; SSE2-NEXT:  psrlw     $8, %xmm2
; SSE2-NEXT:  punpcklbw {{.*#}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:  punpcklbw {{.*#}} xmm1 = xmm1[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; SSE2-NEXT:  pxor      %xmm4, %xmm4
; SSE2-NEXT:  pcmpgtw   %xmm1, %xmm4
; SSE2-NEXT:  movdqa    %xmm4, %xmm5
; SSE2-NEXT:  pandn     %xmm0, %xmm5
; SSE2-NEXT:  psraw     $4, %xmm0
; SSE2-NEXT:  pand      %xmm4, %xmm0
; SSE2-NEXT:  por       %xmm5, %xmm0
; SSE2-NEXT:  paddw     %xmm1, %xmm1
; SSE2-NEXT:  pxor      %xmm4, %xmm4
; SSE2-NEXT:  pcmpgtw   %xmm1, %xmm4
; SSE2-NEXT:  movdqa    %xmm4, %xmm5
; SSE2-NEXT:  pandn     %xmm0, %xmm5
; SSE2-NEXT:  psraw     $2, %xmm0
; SSE2-NEXT:  pand      %xmm4, %xmm0
; SSE2-NEXT:  por       %xmm5, %xmm0
; SSE2-NEXT:  paddw     %xmm1, %xmm1
; SSE2-NEXT:  pcmpgtw   %xmm1, %xmm3
; SSE2-NEXT:  movdqa    %xmm3, %xmm1
; SSE2-NEXT:  pandn     %xmm0, %xmm1
; SSE2-NEXT:  psraw     $1, %xmm0
; SSE2-NEXT:  pand      %xmm3, %xmm0
; SSE2-NEXT:  por       %xmm1, %xmm0
; SSE2-NEXT:  psrlw     $8, %xmm0
; SSE2-NEXT:  packuswb  %xmm2, %xmm0
; SSE2-NEXT:  retq
;
; SSE41:      movdqa    %xmm0, %xmm2
; SSE41-NEXT: psllw     $5, %xmm1
; SSE41-NEXT: punpckhbw {{.*#}} xmm0 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; SSE41-NEXT: punpckhbw {{.*#}} xmm3 = xmm3[8],xmm2[8],xmm3[9],xmm2[9],xmm3[10],xmm2[10],xmm3[11],xmm2[11],xmm3[12],xmm2[12],xmm3[13],xmm2[13],xmm3[14],xmm2[14],xmm3[15],xmm2[15]
; SSE41-NEXT: movdqa    %xmm3, %xmm4
; SSE41-NEXT: psraw     $4, %xmm4
; SSE41-NEXT: pblendvb  %xmm4, %xmm3
; SSE41-NEXT: movdqa    %xmm3, %xmm4
; SSE41-NEXT: psraw     $2, %xmm4
; SSE41-NEXT: paddw     %xmm0, %xmm0
; SSE41-NEXT: pblendvb  %xmm4, %xmm3
; SSE41-NEXT: movdqa    %xmm3, %xmm4
; SSE41-NEXT: psraw     $1, %xmm4
; SSE41-NEXT: paddw     %xmm0, %xmm0
; SSE41-NEXT: pblendvb  %xmm4, %xmm3
; SSE41-NEXT: psrlw     $8, %xmm3
; SSE41-NEXT: punpcklbw {{.*#}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; SSE41-NEXT: punpcklbw {{.*#}} xmm1 = xmm1[0],xmm2[0],xmm1[1],xmm2[1],xmm1[2],xmm2[2],xmm1[3],xmm2[3],xmm1[4],xmm2[4],xmm1[5],xmm2[5],xmm1[6],xmm2[6],xmm1[7],xmm2[7]
; SSE41-NEXT: movdqa    %xmm1, %xmm2
; SSE41-NEXT: psraw     $4, %xmm2
; SSE41-NEXT: pblendvb  %xmm2, %xmm1
; SSE41-NEXT: movdqa    %xmm1, %xmm2
; SSE41-NEXT: psraw     $2, %xmm2
; SSE41-NEXT: paddw     %xmm0, %xmm0
; SSE41-NEXT: pblendvb  %xmm2, %xmm1
; SSE41-NEXT: movdqa    %xmm1, %xmm2
; SSE41-NEXT: psraw     $1, %xmm2
; SSE41-NEXT: paddw     %xmm0, %xmm0
; SSE41-NEXT: pblendvb  %xmm2, %xmm1
; SSE41-NEXT: psrlw     $8, %xmm1
; SSE41-NEXT: packuswb  %xmm3, %xmm1
; SSE41-NEXT: movdqa    %xmm1, %xmm0
; SSE41-NEXT: retq
;
; AVX:        vpsllw     $5, %xmm1, %xmm1
; AVX-NEXT:   vpunpckhbw {{.*#}} xmm2 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
; AVX-NEXT:   vpunpckhbw {{.*#}} xmm3 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
; AVX-NEXT:   vpsraw     $4, %xmm3, %xmm4
; AVX-NEXT:   vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX-NEXT:   vpsraw     $2, %xmm3, %xmm4
; AVX-NEXT:   vpaddw     %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb  %xmm2, %xmm4, %xmm3, %xmm3
; AVX-NEXT:   vpsraw     $1, %xmm3, %xmm4
; AVX-NEXT:   vpaddw     %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb  %xmm2, %xmm4, %xmm3, %xmm2
; AVX-NEXT:   vpsrlw     $8, %xmm2, %xmm2
; AVX-NEXT:   vpunpcklbw {{.*#}} xmm1 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
; AVX-NEXT:   vpunpcklbw {{.*#}} xmm0 = xmm0[0,0,1,1,2,2,3,3,4,4,5,5,6,6,7,7]
; AVX-NEXT:   vpsraw     $4, %xmm0, %xmm3
; AVX-NEXT:   vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:   vpsraw     $2, %xmm0, %xmm3
; AVX-NEXT:   vpaddw     %xmm1, %xmm1, %xmm1
; AVX-NEXT:   vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:   vpsraw     $1, %xmm0, %xmm3
; AVX-NEXT:   vpaddw     %xmm1, %xmm1, %xmm1
; AVX-NEXT:   vpblendvb  %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:   vpsrlw     $8, %xmm0, %xmm0
; AVX-NEXT:   vpackuswb  %xmm2, %xmm0, %xmm0
; AVX-NEXT:   retq
  %ashr = ashr <16 x i8> %r, %a
  %tmp2 = bitcast <16 x i8> %ashr to <2 x i64>
  ret <2 x i64> %tmp2
}

define <2 x i64> @lshr_8i16(<8 x i16> %r, <8 x i16> %a) nounwind readnone ssp {
entry:
; ALL-NOT: shrl
;
; SSE2:       psllw   $12, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psrlw   $8, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psrlw   $4, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  psraw   $15, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm3
; SSE2-NEXT:  pandn   %xmm0, %xmm3
; SSE2-NEXT:  psrlw   $2, %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm3, %xmm0
; SSE2-NEXT:  paddw   %xmm1, %xmm1
; SSE2-NEXT:  psraw   $15, %xmm1
; SSE2-NEXT:  movdqa  %xmm1, %xmm2
; SSE2-NEXT:  pandn   %xmm0, %xmm2
; SSE2-NEXT:  psrlw   $1, %xmm0
; SSE2-NEXT:  pand    %xmm1, %xmm0
; SSE2-NEXT:  por     %xmm2, %xmm0
; SSE2-NEXT:  retq
;
; SSE41:      movdqa    %xmm0, %xmm2
; SSE41-NEXT: movdqa    %xmm1, %xmm0
; SSE41-NEXT: psllw     $12, %xmm0
; SSE41-NEXT: psllw     $4, %xmm1
; SSE41-NEXT: por       %xmm0, %xmm1
; SSE41-NEXT: movdqa    %xmm1, %xmm3
; SSE41-NEXT: paddw     %xmm3, %xmm3
; SSE41-NEXT: movdqa    %xmm2, %xmm4
; SSE41-NEXT: psrlw     $8, %xmm4
; SSE41-NEXT: movdqa    %xmm1, %xmm0
; SSE41-NEXT: pblendvb  %xmm4, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm1
; SSE41-NEXT: psrlw     $4, %xmm1
; SSE41-NEXT: movdqa    %xmm3, %xmm0
; SSE41-NEXT: pblendvb  %xmm1, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm1
; SSE41-NEXT: psrlw     $2, %xmm1
; SSE41-NEXT: paddw     %xmm3, %xmm3
; SSE41-NEXT: movdqa    %xmm3, %xmm0
; SSE41-NEXT: pblendvb  %xmm1, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm1
; SSE41-NEXT: psrlw     $1, %xmm1
; SSE41-NEXT: paddw     %xmm3, %xmm3
; SSE41-NEXT: movdqa    %xmm3, %xmm0
; SSE41-NEXT: pblendvb  %xmm1, %xmm2
; SSE41-NEXT: movdqa    %xmm2, %xmm0
; SSE41-NEXT: retq
;
; AVX:        vpsllw    $12, %xmm1, %xmm2
; AVX-NEXT:   vpsllw    $4, %xmm1, %xmm1
; AVX-NEXT:   vpor      %xmm2, %xmm1, %xmm1
; AVX-NEXT:   vpaddw    %xmm1, %xmm1, %xmm2
; AVX-NEXT:   vpsrlw    $8, %xmm0, %xmm3
; AVX-NEXT:   vpblendvb %xmm1, %xmm3, %xmm0, %xmm0
; AVX-NEXT:   vpsrlw    $4, %xmm0, %xmm1
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   vpsrlw    $2, %xmm0, %xmm1
; AVX-NEXT:   vpaddw    %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   vpsrlw    $1, %xmm0, %xmm1
; AVX-NEXT:   vpaddw    %xmm2, %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT:   retq
  %lshr = lshr <8 x i16> %r, %a
  %tmp2 = bitcast <8 x i16> %lshr to <2 x i64>
  ret <2 x i64> %tmp2
}

define <2 x i64> @lshr_16i8(<16 x i8> %r, <16 x i8> %a) nounwind readnone ssp {
entry:
; ALL-NOT: shrb
;
; SSE2:       psllw   $5, %xmm1
; SSE2-NEXT:  pxor    %xmm2, %xmm2
; SSE2-NEXT:  pxor    %xmm3, %xmm3
; SSE2-NEXT:  pcmpgtb %xmm1, %xmm3
; SSE2-NEXT:  movdqa  %xmm3, %xmm4
; SSE2-NEXT:  pandn   %xmm0, %xmm4
; SSE2-NEXT:  psrlw   $4, %xmm0
; SSE2-NEXT:  pand    {{.*}}(%rip), %xmm0
; SSE2-NEXT:  pand    %xmm3, %xmm0
; SSE2-NEXT:  por     %xmm4, %xmm0
; SSE2-NEXT:  paddb   %xmm1, %xmm1
; SSE2-NEXT:  pxor    %xmm3, %xmm3
; SSE2-NEXT:  pcmpgtb %xmm1, %xmm3
; SSE2-NEXT:  movdqa  %xmm3, %xmm4
; SSE2-NEXT:  pandn   %xmm0, %xmm4
; SSE2-NEXT:  psrlw   $2, %xmm0
; SSE2-NEXT:  pand    {{.*}}(%rip), %xmm0
; SSE2-NEXT:  pand    %xmm3, %xmm0
; SSE2-NEXT:  por     %xmm4, %xmm0
; SSE2-NEXT:  paddb   %xmm1, %xmm1
; SSE2-NEXT:  pcmpgtb %xmm1, %xmm2
; SSE2-NEXT:  movdqa  %xmm2, %xmm1
; SSE2-NEXT:  pandn   %xmm0, %xmm1
; SSE2-NEXT:  psrlw   $1, %xmm0
; SSE2-NEXT:  pand    {{.*}}(%rip), %xmm0
; SSE2-NEXT:  pand    %xmm2, %xmm0
; SSE2-NEXT:  por     %xmm1, %xmm0
; SSE2-NEXT:  retq
;
; SSE41:      movdqa   %xmm0, %xmm2
; SSE41-NEXT: psllw    $5, %xmm1
; SSE41-NEXT: movdqa   %xmm2, %xmm3
; SSE41-NEXT: psrlw    $4, %xmm3
; SSE41-NEXT: pand     {{.*}}(%rip), %xmm3
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm3, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm3
; SSE41-NEXT: psrlw    $2, %xmm3
; SSE41-NEXT: pand     {{.*}}(%rip), %xmm3
; SSE41-NEXT: paddb    %xmm1, %xmm1
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm3, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm3
; SSE41-NEXT: psrlw    $1, %xmm3
; SSE41-NEXT: pand     {{.*}}(%rip), %xmm3
; SSE41-NEXT: paddb    %xmm1, %xmm1
; SSE41-NEXT: movdqa   %xmm1, %xmm0
; SSE41-NEXT: pblendvb %xmm3, %xmm2
; SSE41-NEXT: movdqa   %xmm2, %xmm0
; SSE41-NEXT: retq
;
; AVX:        vpsllw    $5, %xmm1, %xmm1
; AVX-NEXT:   vpsrlw    $4, %xmm0, %xmm2
; AVX-NEXT:   vpand     {{.*}}(%rip), %xmm2, %xmm2
; AVX-NEXT:   vpblendvb %xmm1, %xmm2, %xmm0, %xmm0
; AVX-NEXT:   vpsrlw    $2, %xmm0, %xmm2
; AVX-NEXT:   vpand     {{.*}}(%rip), %xmm2, %xmm2
; AVX-NEXT:   vpaddb    %xmm1, %xmm1, %xmm1
; AVX-NEXT:   vpblendvb %xmm1, %xmm2, %xmm0, %xmm0
; AVX-NEXT:   vpsrlw    $1, %xmm0, %xmm2
; AVX-NEXT:   vpand     {{.*}}(%rip), %xmm2, %xmm2
; AVX-NEXT:   vpaddb    %xmm1, %xmm1, %xmm1
; AVX-NEXT:   vpblendvb %xmm1, %xmm2, %xmm0, %xmm0
; AVX-NEXT:   retq
  %lshr = lshr <16 x i8> %r, %a
  %tmp2 = bitcast <16 x i8> %lshr to <2 x i64>
  ret <2 x i64> %tmp2
}